Circuitos electrónicos digitales

Solo disponible en BuenasTareas
  • Páginas : 9 (2179 palabras )
  • Descarga(s) : 0
  • Publicado : 22 de noviembre de 2010
Leer documento completo
Vista previa del texto
Escuela Politécnica Superior de Ingenieros de Gijón

Titulación: Ingeniero Industrial Departamento de Ingeniería Eléctrica, Electrónica, de Computadores y Sistemas

Área de Tecnología Electrónica

Asignatura: ELECTRÓNICA INDUSTRIAL
5º Curso – Eléctricos: Electrónica y Automática

Curso Académico 2002/2003 Profesorado: Teoría: Fernando Nuño García Prácticas: Francisco M. Fernández Linera1 de 17

TEMARIO RESUMIDO
Tema I: Síntesis de Circuitos Electrónicos Digitales

Tema II: Dispositivos Lógicos Programables

Tema III: Sistemas basados en Microprocesadores

Tema IV: Sistemas basados en Microcontroladores

2 de 17

TEMARIO COMPLETO
TEMA I: SÍNTESIS DE CIRCUITOS DIGITALES Lección 1.- FUNDAMENTOS DE DISEÑO DIGITAL 1.1 1.2 Sistemas analógicos y sistemas digitalesSistemas digitales funcionales: señales lógicas 1.2.1 Álgebra de Boole: Operaciones y Teoremas 1.2.2 Funciones lógicas elementales y símbolos 1.2.3 Formas canónicas de una función 1.2.4 Minimización de funciones lógicas: mapas de Karnaugh 1.2.5 Realización de funciones lógicas con puertas NAND y con puertas NOR Sistemas digitales numéricos 1.3.1 Códigos binarios 1.3.2 Aritmética de los códigosbinarios Circuitos digitales 1.4.1 Familias lógicas CMOS y TTL 1.4.2 Salidas especiales: triestado y de colector abierto

1.3

1.4

Lección 2.-CIRCUITOS COMBINACIONALES MSI 2.1 2.2 2.3 2.4 2.5 Electrónica 2.6 General 2.7 (4º) 2.8 2.9 2.10 2.11 Bloques funcionales MSI Decodificadores Codificadores Multiplexores Demultiplexores Síntesis de circuitos combinacionales con bloques MSI Circuitosaritméticos y lógicos Comparadores Sumadores Restadores Unidades aritmético-lógicas (ALUs)
3 de 17

Lección 3.-CIRCUITOS SECUENCIALES 3.1 3.2 3.3 Definición de circuito secuencial: asíncronos y síncronos Biestable R-S asíncrono Biestables síncronos 3.3.1 Biestable R-S síncrono 3.3.2 Biestable J-K 3.3.3 Biestable D 3.3.4 Biestable Latch 3.3.5 Biestable T Aplicaciones de los biestables (bloques MSI)3.4.1 Contadores asíncronos y síncronos 3.4.2 Divisores de frecuencia 3.4.3 Temporizadores 3.4.4 Registros de desplazamiento

3.4

Lección 4.-SÍNTESIS DE CIRCUITOS SECUENCIALES 4.1 4.2 4.3 4.4 4.5 4.6 Máquinas síncronas de estados finitos Máquinas de Moore y Mealy Tablas y diagramas de estados Síntesis de circuitos secuenciales síncronos Transformación entre máquinas de Moore y Mealy Diseño decircuitos secuenciales asíncronos

4 de 17

TEMA II: DISPOSITIVOS LÓGICOS PROGRAMABLES Lección 5.-Introducción a los dispositivos lógicos programables 5.1 5.2 5.3 5.4 5.5 5.6 5.7 5.8 5.9 Clasificación de los Circuitos Digitales Configurables (CDC) Tipo de arquitectura: PLD y FPGA FPGA: CDC con recursos de interconexión distribuidos PLD: CDC con recursos de interconexión concentradosDispositivos Lógicos Programables: Básicos, Avanzados y Complejos Circuitos PLD de Lattice Circuitos PLD de Xilinx Circuitos PLD de Altera Criterios de selección de PLD

Lección 6.-Herramienta de desarrollo MAX+PLUS II de ALTERA. 6.1 6.2 6.3 6.4 6.5 6.6 6.7 Introducción Entrada del diseño mediante captura de esquema. Entrada del diseño mediante lenguajes de descripción de hardware. AHDL y VHDL. Definiciónde vectores de test. Editor de formas de onda. Asignación de entradas-salidas al dispositivo. Compilación del diseño. Verificación del diseño.

Lección 7.-Lenguaje de descripción hardware VHDL 7.1 7.2 7.3 7.4 7.5 7.6 7.7 Entidades y arquitecturas. Operaciones aritméticas y tipos. Definición de lógica combinacional. Ejemplos. Definición de lógica secuencial. Ejemplos. Realización de un proyectojerarquico. Compilación de ficheros VHDL. Ficheros de salida. Elementos de VHDL. Sintaxis.

5 de 17

Lección 8.-Memorias 8.1 8.2 Tipos de memorias, criterios de clasificación Memorias ROM 8.2.1 Programables por máscara 8.2.2 PROM 8.2.3 EPROM 8.2.4 EEPROM Memorias RAM 8.3.1 Estáticas 8.3.2 Dinámicas Parámetros característicos

8.3

8.4

6 de 17

TEMA III: SISTEMAS BASADOS EN...
tracking img