Comparador de ocho bits

Solo disponible en BuenasTareas
  • Páginas : 5 (1008 palabras )
  • Descarga(s) : 0
  • Publicado : 28 de abril de 2011
Leer documento completo
Vista previa del texto
OBJETIVO

El Siguiente trabajo se realiza con el fin de llevar a la práctica la temática tratada en la clase de electrónica en este caso lo referente a lógica comb inacional.

TALLER PRACTICA NUMERO DOS

1. MARCO CONCEPTUAL

Esta práctica esta orientada a la implementación de un circuito combinacional que compare dos números; a continuación se dará una breve explicación de loscomponentes usados en el montaje de dicho circuito

a) Comparador Binario

Un comparador binario es un circuito combinacional que se encarga de comparar la magnitud de palabras binarias (en este caso de cuatro bits),
Para esta práctica haremos uso del circuito integrado 74LS85; este integrado es un comparador binario de 4 bits.
El funcionamiento de este comparador consiste básicamente enrealizar la comparación de dos números, cada uno de cuatro bits, y mediante tres pines de salida, de los cuales uno solo se pone en alto dependiendo el resultado de la comparación.

El diagrama de bloques del 74LS85 es el siguiente:



El diagrama de bloques nos muestra que arquitectura interna del comparador se basa en arreglo de compuertas lógicas (lógica combiinacional).

Los pines delintegrado 74LS85 se muestran a continuación:

* Los pines 10, 12, 13 y 15 corresponden a los bits q componen el primer número q hace parte de la comparación
* Los pines 1, 9, 11, y 14 corresponden a los bits q componen el segundo numero q hace parte de la comparación
* Los pines 5, 6, 7 son las salidas, normalmente están en 0V y se ponen en alto (5V) si:
* Pin 5 =5V si A enmenor que B
* Pin 6 = 5V si A es igual a B
* Pin 7 = 5V si A es mayor que B
* Los pines 2, 3 y 4 son entradas de comparación para conexiones en cascada con otro integrado del mismo tipo
* El pin 8 de polarización va conectado a la tierra del circuito
* El pin 16 de polarización va conectado a Vcc (5V,

b) Decodificador BDC a siete segmentos

El decodificador esun dispositivo que acepta una entrada digital codificada en binario y activa una o varias salidas.
Para esta práctica se hizo uso del integrado 74SL48, que es un decodificador de BCD a siete segmentos; a la entrada el decodificador recibe un código en BCD y a la salida entrega datos en binario.
El decodificador 74ls48 tiene 7 salidas, los cuales están normalmente en bajo (0V), y pasan a nivelalto (5V)) dependiendo del coligo BCD de entrada

El diagrama lógico del 74LS48 es el siguiente:

El diagrama de pines del Integrado 74LS48 es el siguiente:

El código BCD de entrada se ingresa por los pines 1, 2, 6 y 7, siendo el pin 7 el bit menos significativo y el pin 6 el bit mas significativo del código la palabra BCD de entrada.
La salida se toma de los pines 9 al 15, dichas salidasse usan para alimentar, generalmente, display de Led.

c) Circuito Integrado 74LS08

El circuito integrado 74LS08 es un circuito que contiene 4 compuertas AND de dos entradas cada una; por ser tecnología TTL va polarizado a 0V y 5V.
La infraestructura interna de IC 74LS08 se muestra a continuación:

d) Display De 7 Segmentos

Es un arreglo de 7 Led, organizado de lasiguiente forma:


Para esta práctica se usa un display de cátodo común, es decir, todos los catados de los Led que hacen parte del display convergen en un mismo nodo:








2) DESARROLLO DE LA PRACTICA

a) Enunciado

Diseñar y elaborar en Protoboard un circuito combinacional que valide un password (00-99). Si es correcto que lo muestre y si novisualice 00

b) Materiales Y Componentes

Para el desarrollo de la esta práctica se hizo necesario el uso de los siguientes implementos:
* Circuito integrado 74LS85 (dos).
* Circuito integrado 74LS48 (dos).
* Circuito integrado 74LS08 (dos).
* Display siete segmentos de cátodo común (dos)
* Dip switch ocho posiciones (dos)
* Resistencias de 1KΩ (17)
*...
tracking img