Sistemas digitales

Solo disponible en BuenasTareas
  • Páginas : 5 (1047 palabras )
  • Descarga(s) : 0
  • Publicado : 25 de noviembre de 2010
Leer documento completo
Vista previa del texto
Centro de Enseñanza Técnica Industrial
Organismo Público Descentralizado Federal

COMPUERTAS LOGICAS

Nombre del Estudiante; Edgar Daniel Oliva Navarro 811141

Nombre de la Carrera: Ingeniería Mecatrónica

Nombre de la Academia: Electrónica

Nombre de la Materia: Sistemas Eléctricos Digitales

Nombre del Profesor: Valentín Martínez López

Centro de Enseñanza Técnica IndustrialPlantel: Colomos
Turno: Matutino
Fecha: 14/09/10

Objetivo de la práctica:
El objetivo de esta práctica es ver el funcionamiento de las distintas compuertas lógicas, así como el diferente comportamiento que tiene unas de otras cuando se les pone en funcionamiento. Comprobando los resultados teóricos con los prácticos, esto es llevando a cabo los valores de la tabla de verdad de cada compuertalógica.
Antecedentes
Las compuertas lógicas son circuitos integrados dentro de un encapsulado que generan voltaje de salida en función de la combinación de entrada correspondiente a las funciones lógicas. Trabajan con dos estados lógicos (0,1) los cuales pueden asignarse de acuerdo a la lógica positiva, o a la lógica negativa.
Compuerta NOT (NO)
Esta compuerta presenta en su salida un valorque el opuesto del que esta presente en su única entrada. En efecto su función es la negación, y comparte con la compuerta IF la característica de tener solo una entrada.
Entrada A | Salida S |
0 | 1 |
1 | 0 |


Compuerta AND (Y)
Con dos o más entradas esta compuerta realiza la función booleana de la multiplicación. Su salida será un “1” cuando todas sus entradas tambiénestén en nivel alto. En cualquier otro caso, la salid será “0”. El operador AND se lo asocia a la multiplicación.
Entrada A | Entrada B | Salida S |
0 | 0 | 0 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 1 |



Compuerta OR (O)
La función booleana que realiza la compuerta OR es la asociada a la suma, y matemáticamente la expresamos como “+”. Esta compuerta presenta un estado altoen su salida cuando al menos una de sus entradas también está en estado alto. En cualquier otro caso, la salida será 0.
Entrada A | Entrada B | Salida S |
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 1 |


Compuerta NAND (NO Y)
Cualquier compuerta lógica se puede negar, esto es, invertir el estado de su salida, simplemente agregando una compuerta NOT que realice estatarea. Debido a que es una situación muy común, se fabrican compuertas que ya están negadas internamente. Este es el caso de la compuerta NAND: es simplemente la negación de la compuerta AND vista anteriormente. Esto modifica su tabla de verdad, de hecho la invierte (se dice que la niega) quedando que la salida solo será un 0 cuando todas sus entradas estén en 1. El pequeño círculo en su salida esel que simboliza la negación. El número de entradas debe ser como mínimo de dos, pero no es raro encontrar NAND de 3 o más entradas.
Entrada A | Entrada B | Salida S |
0 | 0 | 1 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |

Compuerta NOR (NO O)
De forma similar a lo explicado con la compuerta NAND, una compuerta NOR es la negación de una compuerta OR, obtenida agregando unaetapa NOT en su salida. Como podemos ver en su tabla de verdad, la salida de una compuerta NOR es 1 solamente cuando todas sus entradas son 0. Igual que en casos anteriores, la negación se expresa en los esquemas mediante un círculo en la salida. El número de entradas también puede ser mayor a dos.
Entrada A | Entrada B | Salida S |
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 0 |Compuerta XOR (O Exclusivo)
Entrada A | Entrada B | Salida S |
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
La compuerta OR vista anteriormente realiza la operación lógica correspondiente al O inclusivo, es decir, una o ambas de las entradas deben estar en 1 para que la salida sea 1. La función XOR difiere de la OR: en una compuerta...
tracking img