Arquitectura CISC RISC

Páginas: 11 (2700 palabras) Publicado: 2 de marzo de 2015
Arquitectura RISC y CISC
Noé Alejandro Pérez Domínguez
Ubaldo

• En arquitectura computacional, RISC (del inglés
Reduced Instruction Set Computer, en español
Computador con Conjunto de Instrucciones
Reducidas) es un tipo de diseño de CPU generalmente
utilizado en microprocesadores o microcontroladores
con las siguientes características fundamentales:
• Instrucciones de tamaño fijo y presentadasen un
reducido número de formatos.
• Sólo las instrucciones de carga y almacenamiento
acceden a la memoria de datos.
• Además estos procesadores suelen disponer de
muchos registros de propósito general.

• El objetivo de diseñar máquinas con esta
arquitectura es posibilitar la segmentación y el
paralelismo en la ejecución de instrucciones y
reducir los accesos a memoria.
• Las máquinas RISCprotagonizan la tendencia
actual de construcción de microprocesadores.
PowerPC, DEC Alpha, MIPS, ARM, SPARC... son
ejemplos de algunos de ellos.
• RISC es una filosofía de diseño de CPU para
computadora que está a favor de conjuntos de
instrucciones pequeñas y simples que toman
menor tiempo para ejecutarse.

• El tipo de procesador más comúnmente utilizado en equipos de
escritorio, el x86, está basadoen CISC en lugar de RISC, aunque
las versiones más nuevas traducen instrucciones basadas en
CISC x86 a instrucciones más simples basadas en RISC para uso
interno antes de su ejecución.
• La idea fue inspirada por el hecho de que muchas de las
características que eran incluidas en los diseños tradicionales de
CPU para aumentar la velocidad estaban siendo ignoradas por
los programas que eranejecutados en ellas. Además, la
velocidad del procesador en relación con la memoria de la
computadora que accedía era cada vez más alta. Esto con llevó
la aparición de numerosas técnicas para reducir el
procesamiento dentro del CPU, así como de reducir el número
total de accesos a memoria.

Caracteristicas:
• En pocas palabras esto significa que para cualquier nivel de desempeño
dado, un chip RISCtípicamente tendrá menos transistores dedicados a la
lógica principal. Esto permite a los diseñadores una flexibilidad
considerable; así pueden, por ejemplo:
• Incrementar el tamaño del conjunto de registros.
• Mayor velocidad en la ejecución de instrucciones.
• Implementar medidas para aumentar el paralelismo interno.
• Añadir cachés enormes.
• Añadir otras funcionalidades, como E/S y relojes paraminicontroladores.
• Construir los chips en líneas de producción antiguas que de otra manera
no serían utilizables.
• No ampliar las funcionalidades, y por lo tanto ofrecer el chip para
aplicaciones de bajo consumo de energía o de tamaño limitado.

• Las características que generalmente son encontradas en los
diseños RISC son:
• Codificación uniforme de instrucciones, lo que permite una  decodificación más rápida.
• Un conjunto de registros homogéneo, permitiendo que cualquier
registro sea utilizado en cualquier contexto y así simplificar el
diseño del compilador.
• Modos de direccionamiento simple con modos más complejos
reemplazados por secuencias de instrucciones aritméticas simples.
• Los tipos de datos soportados en el hardware no se encuentran en
una máquina RISC.
• Los diseños RISCtambién prefieren utilizar como característica un
modelo de memoria Harvard, donde los conjuntos de instrucciones
y los conjuntos de datos están conceptualmente separados.

Entre las ventajas de RISC tenemos las
siguientes:
• La CPU trabaja mas rápido al utilizar menos ciclos
de reloj para ejecutar instrucciones.
• Utiliza un sistema de direcciones no destructivas
en RAM. Eso significa que adiferencia de CISC,
RISC conserva después de realizar sus operaciones
en memoria los dos operandos y su resultado,
reduciendo la ejecución de nuevas operaciones.
• Cada instrucción puede ser ejecutada en un solo
ciclo del CPU

Arquitectura CISC
• En la arquitectura computacional, CISC
(complex instruction set computer) es un
modelo de arquitectura de computadora.
• Los microprocesadores CISC tienen...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • Arquitecturas Cisc y risc
  • Arquitecturas CISC y RISC
  • arquitectura risc vs cisc
  • Arquitecturas Cisc Y Risc
  • Arquitectura Cisc y Risc
  • Arquitecturas CISC y RISC
  • Arquitectura risc y cisc
  • Arquitectura risc y cisc

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS