ATmega 32
Registro de función Especial IO - SFIOR
• Bit 3 - ACME: activador del comparador multiplexor analógico
Cuando este bit se escribe uno lógico y elADC está apagado (ADEN en ADCSRA es cero), la multiplexor ADC selecciona la entrada negativa al Comparador analógico. Cuando se escribe este bit cero lógico, AIN1 se aplica a la entrada negativa delcomparador analógico.
Registro de control y estado del comparador analógico – ACSR
• Bit 7 - ACD: Desactivar comparador analógico
Cuando este bit se escribe uno lógico, la alimentación delcomparador analógico está apagado. este bit se puede ajustar en cualquier momento para apagar el comparador analógico. Esto reducirá el consumo de energía en modo activo y de reposo. Al cambiar el bit ACD,Comparador de interrupción analógica debe ser desactivado desactivando el bit ACIE en ACSR. De lo contrario puede ocurrir una interrupción cuando el bit es cambiado.
• Bit 6 - ACBG: Seleccionadorde band gap del comparador analógico
Cuando se establece este bit, una tensión de referencia de banda prohibida fijo sustituye a la entrada positiva a la analógica Comparador. Cuando se borra estebit, AIN0 se aplica a la entrada positiva del comparador analógico.
• Bit 5 - ACO: Salida del comparador analógico
La salida del comparador analógico se sincroniza y luego conectado directamente a...
Regístrate para leer el documento completo.