Circuito Pll

Páginas: 12 (2954 palabras) Publicado: 4 de junio de 2012
´ ´ PRACTICA 11. MODULACION FM. 1 Objetivo.

Construir un oscilador controlado por tensi´ n (VCO) basado en el ciro cuito integrado 566 y un circuito en bucle cerrado de enganche de fase (PLL) basado en el C.I. 565. El circuito VCO se emplear´ como moa dulador de FM y el circuito PLL como demodulador de FM. Con los circuitos anteriores se realizar´ medidas en el dominio temporal de an ˜ senalesmoduladas en frecuencia utilizando el osciloscopio. Se realiza´ ran, adem´ medidas en el dominio de la frecuencia empleando anaas, lizadores de espectro.

2

´ Introduccion.

En esta pr´ actica se realizar´ el montaje de un circuito generador de a onda cuadrada controlada en frecuencia (VCO) basado en el C.I. 566. ˜ Con este circuito se podr´ modular una senal de entrada en frecuencia. a Enuna segunda parte se construir´ un circuito de enganche de fase a (PLL) que se emplear´ para demodular la se˜ a nal. En una tercera parte, mediante un comparador, se realizar´ una dea ˜ modulaci´ n FSK de la senal modulada. o El diagrama de bloques interno del circuito VCO 566 se muestra en la figura 1. El circuito responde a la estructura general de un generador de formas de onda. Una fuente decorriente con un valor de intensidad proporcional a la tensi´ n V , e inversamente proporcional a la resistencia R, o carga el condensador C linealmente hasta que la tensi´ n del condeno sador llega a un nivel de comparaci´ n superior. Despu´ s de esto, el como e parador cambia el sentido del generador de corriente produci´ ndose la e descarga del condensador de la misma manera. Esta descarga serealiza hasta que la tensi´ n del condensador llega a un nivel inferior de o comparac´ n. En ese momento, la fuente de corriente vuelve a cambiar o su polaridad repiti´ ndose el ciclo indefinidamente. e La tensi´ n en el condensador, una vez amplificada, sale al exterior por o el pin 4. La tensi´ n a la salida del comparador sale por el pin 3. o 1

GND

1
COMPARADOR DE TENSION

8

Vcc C

27

3
FUENTE DE CORRIENTE

6

Vcc R V Modulacion
Entrada

4

5

I=f(V,1/R)

Figura 1: Diagrama de bloques del oscilador controlado por tensi´ n o 566. En el circuito de la figura 1, la frecuencia de salida se determina como:

cc Por tanto, la frecuencia de salida del VCO 566 se puede determinar por la expresi´ n: o
f

f

cc = 2R(VC ; V ) V

= 2(V81C; VV51 ) R
1 1 81o V81 es la tensi´ n entre pines 8 y 1.
V51 es la tensi´ n entre los pines 5 y 1. o

De la ecuaci´ n anterior se puede determinar la sensibilidad te´ rica o o como:
S

= R ;2 C
1 1

Hz V81 v

El diagrama de bloques interno del circuito PLL 565 se muestra en la figura 2. En este circuito, la frecuencia fundamental del VCO puede programarse mediante la resistencia R0 y el condensador C0 detiempo. La salida del VCO se introduce en el comparador de fase y se compara con una de las entradas. El resultado de esta comparaci´ n, a trav´ s del o e amplificador, se pasa por un filtro retardador y se actua sobre el VCO 2

´ ´ para variar la frecuencia de este, hasta que las dos se˜ nales pines 2 o 3 ´ y pines 4 o 5 est´ n en fase. e

-Vcc

1 COMPARADOR

14

ENTRADA

2

DE FASE13

ENTRADA SALIDA DE VCO COMPARADOR DE FASE SALIDA DE REFERENCIA REFERENCIA DE CONTROL VCO

3

12

4

VCO

11

5

10

+Vcc CONDENSADOR DE TIEMPO RESISTENCIA DE TIEMPO

6 AMPLIFICADOR 7

9

Co

8

Ro

Figura 2: Diagrama de bloques del circuito de enganche de fase (PLL) 565. Respecto al circuito integrado 565 se puede determinar: 1. Frecuencia de oscilaci´ n: o
fo1 = 3:7 R

o Co

2. Ganancia de la malla:
Gm

6 = Ko KD = 33:V

fo

c

Ko es la sensibilidad del oscilador (

Rad=s ). V V KD sensibilidad del detector de fase (Rad ). La salida del detector de fase puede observarse en el pin 7.
Vc es la tensi´ n total de alimentaci´ n del circuito o diferencia o o

de tensi´ n entre los pines 10 y 1. o

3

3. Rango de retenci´ n: Es...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • Circuito Pll
  • Circuitos PLL
  • Circuitos integrados phase loched loop ( pll )
  • Circuitos De Fase Cerrada Pll
  • Implementación de un circuito experimental pll
  • pll 1
  • Partes de un pll
  • Actividad PLL

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS