control de temperatura
El presente trabajo pretende mostrar una aproximación que se ha hecho al problema en
cuestión: utilizando las tres implementaciones del lenguaje VHDL que permita la aplicación aun
problema práctico, tal cual es el de un sumador de 3 bits de manera eficiente, es decir utilizando
la menor cantidad de recursos computacionales posibles y a la vez obtener la mejor
velocidadposible. El uso de hardware para realizar esta tarea nos permite mejorar
enormemente la velocidad de procesamiento y a su vez nos da independencia del uso
del computador. En este trabajo hemosusado un FPGA (field programmable gate array) y el software ISE.
MARCO TEÓRICO
FPGA
Una FPGA (del inglés Field Programmable Gate Array) es un dispositivo
semiconductor que contiene bloquesde lógica cuya interconexión y funcionalidad se
puede programar. La lógica programable puede reproducir desde funciones tan sencillas
como las llevadas a cabo por una puerta lógica o un sistemacombinacional hasta
complejos sistemas en un chip (w:en:System-on-a-chip).
Las FPGAs se utilizan en aplicaciones similares a los ASICs sin embargo son más
lentas, tienen un mayor consumo depotencia y no pueden abarcar sistemas tan
complejos como ellos. A pesar de esto, las FPGAs tienen las ventajas de ser
reprogramables (lo que añade una enorme flexibilidad al flujo de diseño), suscostes de
desarrollo y adquisición son mucho menores para pequeñas cantidades de dispositivos y
el tiempo de desarrollo es también menor.
Ciertos fabricantes cuentan con FPGAs que sólo se puedenprogramar una vez, por lo
que sus ventajas e inconvenientes se encuentran a medio camino entre los ASICs y las
FPGAs reprogramables.
Históricamente las FPGAs surgen como una evolución de losconceptos desarrollados
en las PLAs y los CPLDs
FABRICANTES
A principios de 2007, el mercado de los FPGA se ha colocado en un estado donde hay
dos productores de FPGA de propósito...
Regístrate para leer el documento completo.