Curso de pics
DEFINICION DE MICROCONTROLADOR
ARQUITECTURAS
•ARQUITECTURA VON NEUMANN
DATOS/PROGRAMA MEMORIA DE DATOS/PROGRAMA
PROCESADOR
DIRECCION
CONTROL
ARQUITECTURAS
•ARQUITECTURA HARVARD
DATOS
CODIGO PROG.
MEMORIA DE DATOS
DIRECCION DATO
PROCESADOR
DIRECCION PRG.
MEMORIA DE PROGRAMAS
CONTROL DATO
CONTROL PROG.
ARQUITECTURAINTERNA
ARQUITECTURA INTERNA
VARIABLES CONSTANTES MPX
8 BITS ULA 8 BITS
ARQUITECTURA INTERNA
BUS DE DATOS INTERNO MEMORIA DE DATOS
9 BITS
MPX FSR
VARIABLES CONSTANTES MPX
8 BITS ULA 8 BITS W
ARQUITECTURA INTERNA
BUS DE DATOS INTERNO MEMORIA DE DATOS
9 BITS
MPX FSR
VARIABLES CONSTANTES MPX MEMORIA EEPROM
PUERTOS
8 BITS ULA 8 BITS W
E/S
CONVERTIDOR A/D USARTPUERTO SERIE SINC TIMER0/TIMER1/ TIMER2
ARQUITECTURA INTERNA
MEMORIA DE PROGRAMA 14x8192
BUS DE PROGRAMA
BUS DE DATOS INTERNO
PC 13 BITS
PILA (STACK) DE 13 NIVELES
8 BITS
MEMORIA DE DATOS
14 BITS
REG. DE INSTRCCION
9 BITS
MPX FSR
VARIABLES CONSTANTES MPX MEMORIA EEPROM
DECODIFICADOR DE INSTRUCCIONES
PUERTOS
8 BITS ULA 8 BITS W
E/S
CONVERTIDOR A/D USART PUERTOSERIE SINC TIMER0/TIMER1/ TIMER2
ARQUITECTURA INTERNA
MEMORIA DE PROGRAMA 14x8192
BUS DE PROGRAMA
BUS DE DATOS INTERNO
PC 13 BITS
PILA (STACK) DE 13 NIVELES
8 BITS
MEMORIA DE DATOS
14 BITS
REG. DE INSTRCCION
9 BITS
MPX FSR
VARIABLES MEMORIA EEPROM MPX
7 BITS
8 BITS
DECODIFICADOR DE INSTRUCCIONES
CONSTANTES
PUERTOS
8 BITS ULA 8 BITS W
E/S
CONVERTIDORA/D USART PUERTO SERIE SINC TIMER0/TIMER1/ TIMER2
ARQUITECTURA INTERNA
MEMORIA DE PROGRAMA 14x8192
BUS DE PROGRAMA
BUS DE DATOS INTERNO
PC 13 BITS
PILA (STACK) DE 13 NIVELES
8 BITS
MEMORIA DE DATOS
14 BITS
REG. DE INSTRCCION
9 BITS
MPX FSR
VARIABLES MEMORIA EEPROM MPX
7 BITS
8 BITS
DECODIFICADOR DE INSTRUCCIONES
RELOJ
CONSTANTES
TEMPORIZADOR DE CONEXIÓN DEPOTENCIA TEMPORIZADOR DE INICIO RESET POWER-ON (1.2 A 1.7V) PERRO GUARDIAN RESET BROWN OUT (3.8 Y 4.2V)
PUERTOS
8 BITS ULA 8 BITS W
E/S
CONVERTIDOR A/D USART PUERTO SERIE SINC TIMER0/TIMER1/ TIMER2
PINES DEL PIC 16F877
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21
16F877
PINES DEL PIC 16F877
MCLR
Vdd VssOSC1/CLKIN OSC1/CLKOUT
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20
16F877
40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21
Vdd Vss
PINES DEL PIC 16F877
MCLR RA0/AN0 RA1/AN1 RA2/AN2/VrefRA3/AN3Vref+ RA4/T0CKI RA5/AN4
Vdd Vss OSC1/CLKIN OSC1/CLKOUT
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20
16F877
40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 2423 22 21
Vdd Vss
PINES DEL PIC 16F877
MCLR RA0/AN0 RA1/AN1 RA2/AN2/VrefRA3/AN3Vref+ RA4/T0CKI RA5/AN4
Vdd Vss OSC1/CLKIN OSC1/CLKOUT
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20
16F877
40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21
RB7 RB6 RB5 RB4 RB3 RB2 RB1 RB0 Vdd Vss
PINES DEL PIC 16F877
MCLR RA0/AN0 RA1/AN1 RA2/AN2/VrefRA3/AN3Vref+ RA4/T0CKIRA5/AN4
Vdd Vss OSC1/CLKIN OSC1/CLKOUT RC0/T1OSO/T1CKI RC1/T1OSI/CCP2 RC2/CCP1 RC3/SCK/SCL
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20
16F877
40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21
RB7 RB6 RB5 RB4 RB3 RB2 RB1 RB0 Vdd Vss
RC7RX/DT RC6/TX/CK RC5/SDO RC4/SDI/SDA
PINES DEL PIC 16F877
MCLR RA0/AN0 RA1/AN1 RA2/AN2/VrefRA3/AN3Vref+ RA4/T0CKI RA5/AN4
VddVss OSC1/CLKIN OSC1/CLKOUT RC0/T1OSO/T1CKI RC1/T1OSI/CCP2 RC2/CCP1 RC3/SCK/SCL RD0 RD1
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20
16F877
40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21
RB7 RB6 RB5 RB4 RB3 RB2 RB1 RB0 Vdd Vss RD7 RD6 RD5 RD4 RC7RX/DT RC6/TX/CK RC5/SDO RC4/SDI/SDA RD3 RD2
PINES DEL PIC 16F877
MCLR RA0/AN0 RA1/AN1 RA2/AN2/VrefRA3/AN3Vref+...
Regístrate para leer el documento completo.