Digitales
FAMILIAS LÓGICAS
Escuela: E.E.T. Nº 1 - Merlo
Curso: Comisión:
Apellido y nombre de los integrantes del grupo:
Apellido Nombres
1 PALMA BARRAZA NELSON MICHEL
2
3
4
5
Fechas de entrega y aprobación
Fecha fijada 1ra entrega: Fecha fijada 2ra entrega:
1ra entrega Aprobado Reprobado 2ra entrega Aprobado Reprobado
Pautasgenerales del informe a realizar:
El mismo deberá ser presentado en fecha acordada, adjuntando la guía. El trabajo deberá tener una letra totalmente legible (preferentemente letra imprenta). Los esquemas y/o oscilogramas pueden estar hechos con tinta o PC.
Los criterios para la evaluación del mismo y puntajes serán:
1. Cumplimiento fecha de entrega. Puntaje = 3 puntos; con una semana de atraso = 1punto; y 2 ó más semanas de atraso = 0 punto.
2. Cumplimiento fecha de implementación y funcionamiento (1 semana antes de la fecha de entrega). Puntaje = 3 puntos; con una semana de atraso = 1 punto; y 2 ó más semanas de atraso = 0 punto.
3. Nivel de detalle y profundidad en la explicación y justificación de las respuestas. Puntaje = 1,5 puntos.
4. Prolijidad del trabajo (No se recibirántrabajos sucios o desprolijos). Puntaje = 1,5 puntos.
5. Se tendrán en cuenta los errores ortográficos. Puntaje = 1 punto. Más de 5 errores = 0 puntos.
E.E.T.Nº 1 de Merlo Profesor:
Scopelite Ignacio H. Año: 3º Div.: P.N. Grupo: B T. P. Nº 3 Pag.:
Alumno/s:
T.T.P Instrumentos y Herramientas
Digitales II
Especialidad Electrónica
Familias lógicas.
Trabajo deinvestigación:
1)¿Qué entiende por retardo de propagación?.
2)¿Qué entiende por velocidad de propagación?.
3) Referente a los distintos niveles de integración de circuitos integrados; ¿qué entiende por ¨SSI¨, ¨MSI¨, ¨LSI¨, ¨VLI¨ ?.
4) ¿Qué características puede destacar de la serie TTL?.
5) ¿Qué características puede destacar de la familia ¨CMOS”?.
6) ¿Qué se entiende por ¨0¨ y ¨1¨?.
7) ¿Cuáles sonlos límites de alimentación en TTL?.
8) ¿Cuáles son los márgenes de alimentación en CMOS?.
9) ¿Qué se entiende por ¨ FAN-OUT¨ y ¨FAN-IN¨ de una compuerta?.
10) ¿Qué entiende por ¨VOH¨, ¨VOL¨, “VIH” y ¨ VIL”?.
11) ¿Qué entiende por ¨IOH” , ¨IOL” , ¨IIH” , ¨IIL”?.
Nota: La presentación se realizará en forma digital en la fecha convenida con el docente en tamaño A4, con márgenes de 1,5 cm ytipografía Arial de tamaño 12, excepto la caratula que llevará tamaño 16. Ésta se realizará por medio de una carpeta cuyo nombre será el de los apellidos de los tres integrantes del grupo, dentro de ella se colocará el archivo con el informe correspondiente.
RETARDOS DE LO PROPAGACIÓN
Una señal lógica siempre experimenta un retraso al recorrer el circuito. Los dos tiempos de retraso depropagación se definen como sigue:
• 1: tiempo de retraso al pasar del estrado lógico 0 al 1 lógico (de BAJO a ALTO)
• 2: tiempo de retraso al pasar del estrado lógico 1 al 0 lógico (de ALTO a BAJO)
• VELOCIDAD DE OPERACIÓN
• Cuando se presenta un cambio de estado en la entrada de un dispositivo digital, debido a su circuitería interna, este se demora un cierto tiempo antes de dar una respuesta a lasalida. A este tiempo se le denomina retardo de propagación. Este retardo puede ser distinto en la transición de alto a bajo (H-L) y de bajo a alto (L-H).
• La familia TTL se caracteriza por su alta velocidad (bajo retardo de propagación) mientras que la familia CMOS es de baja velocidad, sin embargo la subfamilia de CI CMOS HC de alta velocidad reduce considerablemente los retardos de propagación.SSI es acrónimo del inglés Small-Scale Integration (integración a baja escala) y hace referencia a los primeros circuitos integrados que se desarrollaron. Cumplían funciones muy básicas, como puertas lógicas y abarcan desde unos pocos transistores hasta una centena de ellos.
Los circuitos SSI fueron cruciales en los primeros proyectos aerospaciales, y viceversa, ya que los programas...
Regístrate para leer el documento completo.