Electricidad
1. 2. 3. 4. Compuertas lógicas Semisumador Sumador completo Comparador a. Comparador de magnitud b. Desigualdad Decodificador a. Decodificador de 3 a 8 salidasde lógica negada b. Decodificador BCD a 7 segmentos Codificador Convertidor de código Multiplexor (selector de datos) Demultiplexor Generador/comprobador de paridad
5.
6. 7. 8. 9. 10.Compuertas lógicas
Compruebe el funcionamiento, identifique las terminales de los circuitos integrados (C.I.) 74LS00, 74LS02, 74LS04, 74LS08, 74LS11, 74LS21, 74LS32 y 74LS86 y anote la tabla de verdad decada compuerta
PIN 1 2 3 4 5 6 7
Descripción
74LS00 PIN 8 9 10 11 12 13 14
Descripción
A B 0 0 1 1 0 1 0 1
salida
PIN 1 2 3 4 5 6 7
Descripción
74LS02 PIN 8 9 10 11 12 13 14Descripción
A B 0 0 1 1 0 1 0 1
salida
PIN 1 2 3 4 5 6 7
Descripción
74LS04 PIN 8 9 10 11 12 13 14
Descripción
A B 0 0 1 1 0 1 0 1
salida
PIN 1 2 3 4 5 6 7Descripción
74LS08 PIN 8 9 10 11 12 13 14
Descripción
A B 0 0 1 1 0 1 0 1
salida
PIN 1 2 3 4 5 6 7
Descripción
74LS11 PIN 8 9 10 11 12 13 14
Descripción
A B 0 0 1 1 0 1 0 1
salidaPIN 1 2 3 4 5 6 7
Descripción
74LS21 PIN 8 9 10 11 12 13 14
Descripción
A B 0 0 1 1 0 1 0 1
salida
PIN 1 2 3 4 5 6 7
Descripción
74LS32 PIN 8 9 10 11 12 13 14
A BDescripción 0 0 1 1 0 1 0 1
salida
PIN 1 2 3 4 5 6 7
Descripción
74LS86 PIN 8 9 10 11 12 13 14
Descripción
A B 0 0 1 1 0 1 0 1
salida
Semisumador
Recordemos las reglas básicas dela suma 0+0= 0 0+1= 1 1+0= 1 1 + 1 = 10 La función de un semisumador se describe en la siguiente tabla, siendo su símbolo el siguiente A 0 0 1 1 B 0 1 0 1 Cout 0 0 0 1 ∑ 0 1 1 0 A B ∑ Cout
Obtengala función algebraica booleana utilizando mapas da Karnaugh Para Cout A Cout = Dibuje el diagrama e impleméntelo. B Para ∑ A ∑= B
Material requerido Costo unitario STEREN $11.00 $11.00 $11.00...
Regístrate para leer el documento completo.