Electronica Digital
División de Ingenierías Campus Irapuato Salamanca (DICIS)
MATERIA:
ELECTRONICA DIGITAL 1
PRACTICA 1.
INTEGRANTES:
Luis Felipe Jimenez Frias
Oscar jair mirandaCanchola
Luis Roberto Nuñez Fajardo
FECHA:
Lunes 05 DE Marzo De 2012
MATERIAL Y EQUIPO.
Material:
* Compuerta lógica AND de dos entradas (74LS08).
* Compuerta lógica OR de dos entradas(74LS32).
* Compuerta lógica NOT (74LS04).
* Compuerta lógica AND de tres entradas (74LS11).
* 1 Resistencia de 100 ohms.
* 1 Led.
Equipo:
* Una fuente de alimentación.
*Plantilla de experimentos.
PROCEDIMIENTO.
1. Se nos dieron dos funciones una de cinco variables y una de 6 variables para reducirlas por el método de mapas de Karnaugh.
2. Una vez reducidasdichas funciones se implementaron físicamente realizando un circuito para cada función en la plantilla de experimentos.
3. Primero se implemento la función de cinco variables: f=10, 1,2, 3, 4, 5, 6,7, 8, 10, 16, 19, 22, 23, 24, 26, 27, 30, 31.
4. La función reducida obtenida fue la siguiente: f= x1'x2+x3'x5'+x1x4
5. Después se implemento en la plantilla de experimentos la función deseis variables: f=13, 4, 5, 6, 7, 11, 15, 18, 19, 22, 23, 26, 27, 30, 31, 33, 35, 36, 37, 38, 39, 41, 43, 45, 47, 49, 51, 53, 55, 57, 59, 61, 63.
6. La función reducida obtenida fue lasiguiente: f= x1x6+x2'x3'x4+x2'x5x6+x1'x2x5
7. Teniendo armados los dos circuitos se procedió a comprobar los unos de la función.
CONCLUSIÓN.
Esta práctica nos sirvió para reafirmar losconocimientos teóricos y prácticos obtenidos previamente en las clases y en las prácticas pasadas. Esta práctica se nos facilito mucho y obtuvimos los resultados esperados mas rápido de lo que habíamosplanteado, esto se debió a la experiencia que hemos obtenido para armar circuitos en la plantilla de experimentos, la minimización de funciones por medio de los mapas de Karnaugh y al conocimiento de...
Regístrate para leer el documento completo.