electronica
ELECTRÓNICA DIGITAL II
PRESENTADO A:
JOHN jose hernandes
PRESENTADO POR:
huymen
PROGRAMA:
TECNOLOGÍA EN INFORMÁTICA
II SEMESTRE
UNIVERSIDAD:
de los andesFECHA:
12/SEPTIEMBRE/2014
VILLAVICENCIO/META
OBJETIVOS
Comprobar las tablas de verdad para los FLIP-FLOPs S-R tanto de entradas activas altas, como bajas.Verificar que los tiempos de retardo en compuertas de un mismo integrado son diferentes.
Comprobar que la teoría vista en las clases coincide con la práctica.
MARCO TEORICO
QUE ES UN FLIP-FLOPS:los flip-flops son dispositivitos de dos estados que pueden permanecer en cualquiera de sus dos estados gracias a su capacidad de realimentación, lo que consiste en conectar u o (realimentar) cada unade las salidas a la entrada puesta.
Un Flip Flop S-R (set – reset) con entrada activa a nivel ALTO se compone de dos compuertas NOR acopladas, un Flip Flop con entrada activa a nivel BAJO estáformado por dos compuertas NAND.
SIMBOLO LOGICO : es el dibujo donde se muestra las entradas y salidas respectivas del dispositivo electrónico que sería así.
DIAGRAMA LÓGICO:Flip Flop S-R con entrada activa Flip Flop ~S-~R con entrada
A nivel ALTO activa a nivel BAJO
TABLA DEVERDAD PARA UN FLIP-FLOP S-R CON ENTRADA ACTIVA A NIVEL ALTO
MODO DE OPERACIÓN
ENTRADAS
SALIDAS
S
R
Q
~Q
Mantenimiento
0
0
No Cambia
Reset
0
1
0
1
set
1
0
1
0
Prohibido
1
1
00
TABLA DE VERDAD PARA UN FLIP-FLOP S-R CON ENTRADA ACTIVA A NIVEL BAJO
MODO DE OPERACIÓN
ENTRADAS
SALIDAS
~S
~R
Q
~Q
Prohibido
0
0
1
1
Set
0
1
1
0
Reset
1
0
0
1Mantenimiento
1
1
No Cambia
DESARROLLO DE LA PRÁCTICA
Para llevar a cabo el proceso de construcción del circuito fue necesario tener una serie de materiales que son:
Protoboar...
Regístrate para leer el documento completo.