Familias Logicas
Electrónica Básica
Familias Lógicas
Electrónica Digital
José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC
Familias lógicas
Basadas en transistores de efectode campo CMOS: Complementary Metal-Oxide-Semiconductor Field Effect Transistor Basadas en transistores bipolares TTL: Transistor-Transistor logic ECL: Emiter-coupled logic
2
El diseño lógico deun circuito combinacional es independiente de la tecnología usada, sin embargo la realización física de este circuito si debe tenerla en cuenta, por factores como: -Márgenes de ruido -Entorno detrabajo del circuito -Fanout -Necesidad de: -Velocidad -Salidas en colector abierto -Consumo -Salidas Three-state -Alimentación disponible
3
Familias lógicas: CMOS Inversor
Veamos la configuraciónbásica de un inversor (circuito más simple) para analizar sus características
V =+5.0V DD
G
S
V IN
G
D D S
V OUT
Transistor p-MOS cerrado cuando VIN -VDD < VILmax-VDD ÞV IN VIHminGnd
4
Familias lógicas: CMOS comportamiento eléctrico estático
Niveles lógicos y margen de ruido Parámetros característicos V
OHmin
:Es la tensión de salida mínima que se garantiza ennivel alto.
V IHmin :Es la mínima tensión de entrada que se garantiza será reconocida como nivel alto. VOLmax :Es la tensión de salida máxima que se garantiza en nivel bajo. V ILmax :Es la máximatensión de entrada que se garantiza será reconocida como nivel bajo.
5
Familias lógicas: CMOS
Los elementos lógicos abstractos procesan 0's y 1's. Los circuitos reales procesan señaleseléctricas, en este caso niveles de tensión
VDD
Niveles lógicos para para puertas CMOS
Nivel alto, 1
VIHmin
VOHmin
VILmax Gnd
Nivel bajo, 0
VOLmax
6
Familias lógicas: CMOS InversorV =+5.0V DD V =+5.0V DD
Cerrado 0V VOH ~ 5V Abierto 5V
Abierto VOL~0V Cerrado
7
Familias lógicas: CMOS comportamiento eléctrico estático
Niveles lógicos y margen de ruido Los...
Regístrate para leer el documento completo.