Implementacion De Redes Ligacas Con Logica Booleana.
Tema: Implementación de Redes Lógicas a partir de expresiones Booleanas.
1. Objetivos:
• Comprobar la tabla de verdad de una red lógica, basándose en las tablas de las diferentes compuertas.
• Familiarizarse con el manejo de dispositivos utilizados en electrónica digital.
• Armar redes lógicas, obtener su respectiva tabla de verdad y comprobar su funcionamiento.
2.Materiales:
• 7 resistencias de 1KΩ
• 7 diodos LED
• 1 transistor
• Compuertas lógicas
74LS04
74LS32
74LS08
• 1 dip switch.
• Cable para circuitos, pinza, corta frío.
• Fuente de 5Vcc.
3. Marco Teórico:
Tablas de Verdad: Es un medio para describir como lá salida de un circuito depende de los niveles lógicos presentes en las entradas del circuito. En la tabla se enlistan todas las combinacionesposibles de niveles lógicos de entrada, y el comportamiento de la salida x para cada combinación de entrada. Los valores de x dependerán del tipo de circuito lógico.
A continuación citamos las tres operaciones lógicas fundamentales:
Compuerta NOT: La operación NOT produce una salida cuando su única entrada sea O y produce una salida de O cuando su entrada es l. La expresión x = A ̅ se lee "x esigual a la negación de A".
Compuerta OR: La operación OR produce una salida cuando cualquier entrada sea l. La expresión x = A+B se lee "x es igual a A OR B". Es una suma lógica.
Compuerta AND: La operación AND se realiza igual que la multiplicación común de unos y ceros. Produceuna salida 1 en el caso en que todas las entradas sean 1. La expresión x = AB se lee "x es igual a A por B".
A partir de estas tres operaciones lógicas fundamentales, se pueden obtener otras compuertas que son la NAND, NOR; disponibles también en circuitos integrados propios.
Otro tipo de compuertas especiales, que aunque tienen su propia tablade verdad, expresión lógica y circuito integrado, pueden ser implementadas a partir de las compuertas fundamentales, son las compuertas XOR y XNOR (esta última es la negada de la XOR).
Compuerta XOR: Operación OR exclusiva. La salida de la compuerta XOR es 1 siempre que sus entradas sean niveles opuestos. De otra manera la salida es cero. Una compuerta XOR únicamente tiene dos entradas. Las dosentradas se combinan de modo que x = A'B + AB'
(Ampliar el marco teórico, realizando un análisis comparativo entre las características de la familia lógica TTL y la CMOS).
La familia TTL proviene de las iniciales Transistor - Transistor - Logic o Lógica Transistor Transistor mientras que la familia CMOS proviene de Metal Oxid Silicon Complementary,o, Silicio Complementario de Oxido de Metal. La familia TTL tiene una alimentación de +5V, con Vmin=4.75 V y Vmáx=5.25 V, mientras que la familia CMOS admite una amplia gama de tensión de alimentación que se halla comprendida entre los 3V y los 15V o más no obstante, se recomienda utilizar un máximo de 12V para evitar un deterioro prematuro. En la familia TTL por encima de 2V hasta 5V se consideracomo uno lógico mientras que si está en el rango de 0V hasta 0.8V se considera cero lógico, mientras que en la familia CMOS los niveles lógicos vienen definidos a su vez por el rango de tensión comprendida aproximadamente entre los 0V y 1/3 Vcc para el estado L (bajo) y los 2/3Vcc y Vcc para el estado H (alto). l rechazo al ruido es el factor que le hace más utilizada esta familia en laindustria. La ventaja principal de la tecnología TTL frente a la tecnología CMOS es su velocidad de trasmisión en casos extremos puede alcanzar los 50Mhz. frente a los 250Mhz. de la serie TTL estándar. El caso de tecnología CMOS, dispone de un rango de tensión para su alimentación como se ve más amplio que la familia TTL (la cual se encuentra entre 4,75V y 5,25V), con la ventaja añadida que su consumo es...
Regístrate para leer el documento completo.