Informe Suma De 2 Numeros Positivos De 2 Bits
INFORME DE PRÁCTICAS
MATERIA LABORATORIO DE SISTEMAS DIGITALES
TEMA: FAMILIAS LÓGICAS, SIMULADORES ELECTRÓNICOS.
INTEGRANTES:
ASISTE
CÓDIGO
APELLIDOS Y NOMBRES
FECHA:
INICIOENTREGA
17-04-2015 23-04-2015
TEMA: Simulación y circuito que me permita sumar dos números positivos de 2 bits con compuertas.
1.- OBJETIVOS:
El objetivo de estapráctica es familiarizarse con las puertas lógicas, la simplificación de circuitos a través de su tabla de verdad, como funciona un sumador elemental, aprender a utilizar un simulador y como se implementaun sumador de 2 bits.
2.- MARCO TEÓRICO
FAMILIAS LÓGICAS
Los diferentes tipos de dispositivos lógicos se clasifican en "familias", de las cuales, las más importantes son la familia TTL y la familiaCMOS. Estas familias son:
TTL (Transistor-Transistor Logic), hecha con transistores bipolares.
CMOS (Complementary Metal Oxide Semiconductor) hecha con MOSFETs.
ECL (Emitter Coupled Logic) paravelocidades extremadamente altas.
NMOS, PMOS para circuitos integrados a gran escala (Very Larg Scale Integrated) VLSI.
FAMILIA LÓGICA TTL
Los circuitos de tecnología TTL se prefijan normalmente con elnúmero 74 (54 en las series militares e industriales). A continuación un código de una o varias cifras que representa la familia y posteriormente uno de 2 a 4 con el modelo del circuito.
Con respecto alas familias cabe distinguir:
TTL: serie estándar.
TTL-L (low power): serie de bajo consumo.
TTL-S (schottky): serie rápida (usa diodos Schottky).
TTL-AS (advanced schottky): versión mejorada de laserie anterior.
TTL-LS (low power schottky): combinación de las tecnologías L y S (es la familia más extendida).
TTL-ALS (advanced low power schottky): versión mejorada de la serie LSS.
TTL-F (FAST :fairchild advanced schottky).
TTL-AF (advanced FAST): versión mejorada de la serie F.
TTL-HCT (high speed C-MOS): Serie HC dotada de niveles lógicos compatibles con TTL.
TTL-G (GHz C-MOS): GHz (From...
Regístrate para leer el documento completo.