Ing Electrionica

Páginas: 9 (2049 palabras) Publicado: 4 de junio de 2012
Instituto Tecnológico De Morelia
“José María Morelos y Pavón”


Departamento De Ingeniería Electrónica

Diseño Digital

Reporte Nº 3 Y 4

Práctica “Familias Lógicas”


Profesor: González Hernández ServandoAlumnos:

Pascual Neftalí Chávez Campos
Número De Control: 11120050

Herrejon Merino José Juan
Número De Control: 11120054


Fecha Realización De la Practica: 21/Febrero/2012

Fecha Realización Del Reporte:23/Febrero/2012

INDICE:
1. INTRODUCCION……………………………………………………………..3
2. OBJETIVO DE LA PRACTICA……………………………………………...4
3. DESARROLLO DE LA PRACTICA…………………………………………4
4.1. TIPO DE SEÑAL…………………………………………………………4
4.2.1. DIAGRAMA ELECTRICO………………………………………..4
4.2.2. SIMULACION DE SEÑAL DE ENTRADA……………………...5
4.2.3. SIMULACION DE SEÑALDE SALIDA…………………………5
4.2.4. FOTOGRAFIAS DE TIPO DE SEÑALES……………………....5
4.2. TIEMPO DE RETARDO…………………………………………………6
4.3.5. DIAGRAMA ELECTRICO………………………………………..6
4.3.6. SIMULACION DE TIEMPO DE RETARDO……………………8
4.3.7. FOTOGRAFIA DE SEÑAL DE RETARDO…………………….8
4.3. CORRIENTE……………………………………………………………...9
4.4.8. DIAGRAMAELECTRICO………………………………………..9
4. FAMILIA DEL TIPO CMOS………………………………………………….9
5.4. COMPLEMENTARY METAL OXIDE SEMICONDUCTOR…………9
5.5. PRINCIPIO DE FUNCIONAMIENTO…………………………………10
5.6. VENTAJAS……………………………………………………………….10
5.7. DESVENTAJAS………………………………………………………….11
5. DESARROLLO DE LA PRATICA DE LA FAMILIA DEL TIPO CMOS...11
6.8. DIAGRAMA ELECTRICO DE LA PRIMERA MEDICION…………..11
6.9.9. SIMULACION DELA PRIMERA MEDICION…………………12
6.9. DIAGRAMA ELECTRICO DE LA SEGUNDA MEDICION…………12
5.2.1 SIMULACION DE LA SEGUNDA MEDICION………………...13
5.2.2 FOTOGRAFIA DE LA SEGUNDA MEDICION………………..13
6. MEDICION UNIENDO VARIAS COMPUERTAS………………………….14
6.1 DIAGRAMA ELECTRICO DE LA PRIMERA MEDICION…………..14
6.1.1 SIMULACION DE LA PRIMERA MEDICION………………….14
6.2 DIAGRAMA ELECTRICODE LA SEGUNDA MEDICION………….15
6.2.1 SIMULACION DE LA SEGUNDA MEDICION…………………15
6.3 DIAGRAMA ELECTRICO DE LA TERCERA MEDICION…………..16
6.3.1 SIMULACION DE LA TERCERA MEDICION………………….16
6.4 DIAGRAMA ELECTRICO DE LA CUARTA MEDICION…………….17
6.4.1 SIMULACION DE LA CUARTA MEDICION…………………....17
7. CONCLUCIONES………………………………………………………………18I.- INTRODUCCION
1.1 FAMILIAS LOGICAS:

 Familias lógicas de dispositivos circuitos integrados digitales monolíticos, es un grupo de puertas lógicas (o compuertas) construidas usando uno de varios diseños diferentes, usualmente con niveles lógicos compatibles y características de fuente de poder dentro de una familia. Muchas familias lógicas fueron producidas como componentes individuales, cadauno conteniendo una o algunas funciones básicas relacionadas, las cuales podrían ser utilizadas como “construcción de bloques” para crear sistemas o como por así llamarlo “pegamento” para interconectar circuitos integrados más complejos.

1.2 TIPOS DE FAMILIAS LOGICAS:

* DL (Lógica Diodo)
* RTL (Lógica Resistencia-Transistor)
* DTL (Lógica Diodo-Transistor)
* HTL (Lógica de altoumbral)
* ECL (Lógica de Acoplamiento de Emisor)
* TTL (Lógica Transistor-Transistor)
* MOS (Semiconductor Óxido Metal)
* PMOS (MOS tipo-P)
* NMOS (MOS tipo-N)
* CMOS (MOS Complementario)
* BiCMOS (CMOS Bipolar)
* IIL ó IL (Lógica Inyección Integrada)

MOS
Estas familias, son aquellas que basan su funcionamiento en los...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • electrionica
  • electrionico
  • Ing
  • Ing
  • Ing
  • Ing
  • Ing de sonido
  • Ing

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS