investigacion de org. y interconexion de memorias
ARTES DE CHIAPAS
SEDE MOTOZINTLA
Investigación de
Organización e Interconexión de
Memoria
Política de Organización de
la Memoria Cache.
PRESENTA:
ROBERTO MORALES GONZALEZ.
MATERIA:
ARQUITECTURA DE COMPUTADORAS.
MOTOZINTLA DE MENDOZA CHIAPAS 11 DE ABRIL 2013
Contenido
Pág.
1.- ORGANIZACIÓN E INTERCONEXIÓN DE MEMORIA 3
2.- POLITICAS DEORGANIZACIÓN DE LA MEMORIA
CACHE _______________________________________________ 10
INVESTIGACION NUMERO 3 ORG. E INTERCONEXION DE MEMORIA Y POLITICAS DE
ORGANIZACIÓN DE LA MEMORIA CACHE
Página 2
1.- ORGANIZACIÓN E INTERCONEXIÓN DE MEMORIA
La Estructura de conexión hace referencia a la interconexión de las unidades
funcionales de un ordenador mediante una determinada organización. Parala interconexión existen diferentes posibilidades. Cabe destacar dos variantes
que se detallan a continuación Interconexión con un bus específico para
conexión.
Procesador/memoria. La primera de ellas dispone de un bus específico de
interconexión procesador/memoria, de forma que todo el tráfico de
información entre periféricos y memoria obligatoriamente ha de hacerse a
través delprocesador. Interconexión mediante una estructura de bus único.
La segunda configuración es más sencilla que la anterior. Utiliza un único bus
de forma que su estructura es denominada un bus. Todas las unidades se
conectan a este bus correspondientemente, cuyo nombre es bus del sistema.
Dado que en un instante determinado solo se puede transmitir una única
información a través del bus, solo unaunidad (el procesador), puede tener el
control del bus del sistema. La ventaja principal de esta estructura es su bajo
coste y su flexibilidad para conectar periféricos.
INVESTIGACION NUMERO 3 ORG. E INTERCONEXION DE MEMORIA Y POLITICAS DE
ORGANIZACIÓN DE LA MEMORIA CACHE
Página 3
El esquema un bus tiene a su vez el gran inconveniente de que, en toda
transferencia a través del bus, elelemento más lento es precisamente el que
impone la velocidad de transmisión. Para reducir los efectos entre las
diferencias que surgen en las velocidades entre el procesador y los
periféricos, cada uno de ellos contiene una memoria intermedia (buffer) que
almacena la información durante la transferencia. El procesador puede
cargar el buffer a alta velocidad, y el periférico a su ritmo realizarsu tarea
concreta como puede ser la de grabar, imprimir,… la información existente
en el propio buffer. Otro tipo de soluciones a las diferencias entre velocidades
son el uso de controladores de E/S (entrada/salida) y de controladores de
acceso directo a memoria.
Un controlador de E/S es un procesador, con un amplio buffer, especializado
en controlar las operaciones de transferencia dedatos entre los periféricos
conectados a él y entre estos y el procesador. Estas operaciones de control
en principio son tarea del procesador, de formas que los controladores de E/S
descargan a éste de las mismas: el procesador puede seguir trabajando con
la memoria mientras los periféricos concluyen sus operaciones. No obstante,
siempre es el procesador quien inicializa y cede el control alcontrolador,
programándolo. Una vez que un controlador de E/S finaliza la operación
encomendada por el procesador, envía a este una señal de interrupción
indicando que está listo para realizar otra operación. Cada controlador de
E/S monitoriza la actuación de distintos periféricos y su conexión con el bus
del sistema suele denominarse canal de E/S o simplemente canal. En la
imagen se puedeapreciar un ejemplo de controladores de E/S:
INVESTIGACION NUMERO 3 ORG. E INTERCONEXION DE MEMORIA Y POLITICAS DE
ORGANIZACIÓN DE LA MEMORIA CACHE
Página 4
Un computador está constituido por un conjunto de unidades o módulos de
tres tipos elementales (Procesador, memoria y E/S), que se comunican entre
sí.
En efecto, un computador es una red de módulos elementales. Por
consiguiente...
Regístrate para leer el documento completo.