Lógica Secuencial
Es un circuito que tiene dos estados estables y se pueden utilizar para almacenar información de estado. El circuito se puede hacer para cambiar el estado por un gnals aplicar a una o más entradas de control y tendrá una o dos salidas. Se trata de los elementos de almacenamiento básicos en lógica secuencial . Flip-flops y los cierres son un componente fundamental de electrónicosdigitales utilizados en los sistemas de computadoras, comunicaciones, y muchos otros tipos de sistemas.
Flip-flops y pestillos se utilizan como elementos de almacenamiento de datos. Almacenamiento de datos puede ser utilizado para el almacenamiento de estado , y tal circuito se describe como la lógica secuencial . Cuando se utiliza en una máquina de estado finito , y la salida del siguiente estadono sólo dependen de su corriente de entrada, sino también en su estado actual (y por lo tanto, las entradas anteriores). También puede ser utilizado para el recuento de impulsos, y para la sincronización cronometrada señales de entrada a alguna señal de temporización de referencia.
Los flip-flops pueden ser simples (transparente u opaco) o reloj (sincrónico o borde activada); los simples sedenominan comúnmente pestillos la palabra pestillo se utiliza principalmente para elementos de almacenamiento, mientras que los dispositivos sincronizadas se describen como flip –flops.
Un pestillo SR, construido a partir de un par de acoplamiento cruzado NOR puertas .Rojo y negro significa lógico '1 'y '0', respectivamente.
DISPARO DE LOS FLIP-FLOPS (TRIGGERING)
El estado de un flip-flops sevaría debido a un cambio momentáneo en la señal de entrada. Este cambio momentáneo se le llama disparo (trigger) y la transición que lo causa se dice que dispara el flip-flops. Los sincronizados se disparan por medio de pulsos, un puso comienza a partir de su valor inicial 0, va momentáneamente a 1 y después de un corto periodo regresa a su valor inicial de 0.
Un pulso de reloj puede ser unpositivo o negativo. Una fuente de reloj positiva permanece en 0 durante el intervalo entre los pulsos y va a 1 durante la ocurrencia de un pulso. El pulso pasa por dos transiciones de señal: de 0 a 1 y el regreso de 1 a 0.
Definición de la transición de un pulso de reloj
FLIP-FLOPS MAESTRO ESCLAVO
Un flip-flops maestro se constituye con dos flip-flops separados. Un circuito sirve comomaestro y el otro como esclavo y el circuito completo se trata como un flip-flop maestro esclavo. La siguiente figura consiste en un flip-flop maestro, un esclavo y un inverso.
Diagrama lógico de un flip-flops maestro escavo
FLIP-FLOPS DISPARADO POR FLANCO
Este tipo de flip-flop sincroniza los cambios de estados durante una transición de pulso de reloj, las transiciones de salida ocurren enun nivel específico del pulso del reloj. Cuando el nivel de entrada del pulso excede de umbral, se cierran las entradas y el flip-flop es por tanto inactivo a cambios posteriores en las entradas hasta que el pulso del reloj regrese a cero y ocurra otro pulso. Algunos flip-flops disparados por flanco causan una transición en el flanco positivo del pulso y otras causan una transición el flanconegativo del pulso.
Flip-flop tipo D disparado por flanco positivo
ANALISIS DE LOS CIRCUITOS SECUENCIALES TEMPORIZADOS
El análisis de los circuitos secuenciales consiste en obtener una tabla o un diagrama de la secuencia de tiempo de las entradas, salidas y estados internos. Es posible escribir expresiones de Boole que describan el comportamiento de los circuitos secuenciales. Sin embargo,estas expresiones deben incluir la secuencia de tiempos necesaria directa o indirectamente.
Este ejemplo de un circuito secuencial temporizado tiene una variable de entrada, una variable de salida y dos flip-flops temporizados RS llamado A y B. se asume que hay disparo por flanco negativos en ambos flips-flops y en la fuente que produce la entrada externa x. por tanto, las señales para un estado...
Regístrate para leer el documento completo.