Lab Digitales
1. Determine la expresión booleana y el diagrama de tiempo de la salida Y de la Figura 1
[pic]
Figura 1 Circuito
[pic]
[pic]
[pic]
[pic]
[pic]Simulación y Diagrama de tiempo de la actividad 1
[pic]
2. Construya un circuito para generar una función lógica tal que encienda un led cuando la salida del circuito sea ALTA. La salida delcircuito será alta: a) siempre que dos cualesquiera de sus entradas A, B, C sean bajas, b) en caso de que sus entradas A y D sean iguales y c) cuando la paridad de sus entradas (G E F) sea par.Utilice el C.I. 74xxx151 y compuertas XOR.
A y B.
[pic]
[pic]
[pic]
[pic]
C.
[pic]Simulación
[pic]
3. Construya el circuito de la función lógica dada en la tabla 1-(use el 74xxx151) Utilizando el simulador proteus muestre: el circuito conbase en compuertas NAND y NOR, el mapa de Karnaugh y las expresiones PS y SP mínimas.
Mesón 3: F(A,B,C,D)= Π (0, 1, 3, 4, 6)
Expresión Simplificada en SP:Expresión Simplificada en PS:
_ _ _ _
Y(ABCD)=(B*C*D)+(B*D)+(A)Y(ABCD)=(A+B+D)*(A+B+D)*(A+B+C)
Circuito con Compuertas NAND
[pic]
Circuito con Compuertas NOR
[pic]
Simulación con el integrado 74xxx151:[pic]
Simulación del circuito con compuertas NAND:
[pic]
Simulación del circuito con compuertas NOR:
[pic]
Tabla de la Verdad:
|Dec |A |B |C |D |Y || 0 |0 |0 |0 |0 |0 |
|1 |0 |0 |0 |1 |0 |
|2 |0 |0 |1 |0 |1 |
|3 |0 |0 |1 |1 |0 |
| 4 |0 |1 |0 |0 |0 |
|5...
Regístrate para leer el documento completo.