Laboratorio Dispositivos Electronicos

Páginas: 5 (1190 palabras) Publicado: 22 de noviembre de 2012
UNIVERSIDAD RICARDO PALMA

ESCUELA PROFESIONAL DE INGENIERIA ELECTRONICA

DISPOSITIVOS ELECTRONICOS

“EL AMPLIFICADOR JFET”

ALUMNO:
RIVERA CARDENAS JUAN

CODIGO:
200911437

PROFESOR:
PEDRO FIESTAS H.


2011






EXPERIMENTO N º 7

EL AMPLIFICADOR JFET

* OBJETIVOS :

a) Observar el funcionamiento de un JFET como amplificador.
b) Evaluar lascaracterísticas de salida.
c) Determinar la Ganancia de voltaje del circuito.


NOTA : El profesor debe realizar una breve introducción del experimento y sus objetivos. Así mismo debe permanecer durante toda la sesión del experimento, para responder y formular las preguntas necesarias.

* EQUIPO Y MATERIAL:
- 1 Osciloscopio
- 1 Generador
- 1 Fuente deAlimentación
- 1 Multímetro
- 1 JFET - Canal N (K30A)
- 2 Resistencias (½W) : 100K(, 1M(
- 1 Potenciómetro : 100K(
- 3 Condensadores : 0.01uF, 0.02uF, 10uF
- 1 Tablero de Conexión
- 1 Alicate

* PROCEDIMIENTO:

1. Implemente el circuito de la Figura 7-1. El potenciómetro P1 debe colocarse en su posiciónmedia.

[pic]

Fig. 7-1
2. Ajuste el voltaje de la fuente de alimentación (VDD) a 15Vdc, sin conectar aún el generador a la entrada ni el osciloscopio a la salida.
3. Mida con el multímetro la tensión del terminal surtidor (S) y tierra.

|VS =1.543 V |



4. Seleccione en el generador una onda senoidal de frecuencia f = 1 KHz, y una salidade 0.4 Vpp, según se observe en el osciloscopio.
5. Conecte la salida del generador a la entrada del circuito de la Figura 7-2. Luego conecte el osciloscopio, canal 1 (CH1) a la entrada y el canal 2 (CH2) a la salida.
[pic]
Fig. 7-2

6. Ajuste el potenciómetro P1 para obtener una señal máxima de salida sin distorsión. Mida la corriente ID.

|ID =30 uA|

7. Observe, mida y dibuje la forma de onda de la tensión de compuerta (VG) y la tensión de salida (VSAL):

VG =0.408 VPP

VSAL = 8.8 VPP

|[pic] |


8. Evalúe la ganancia de tensión del amplificador usando los datos obtenidos en el pasoanterior.
[pic]
9. Determine la relación de fase entre la señal de compuerta VG y la señal de salida VSAL.
|[pic] |
|[pic] |
||
| |
|[pic] |
|[pic] Φ=180º|
| |
|[pic] |
||
| |
| |
| |
|...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • Laboratorio de dispositivos electronicos-diodo regulador de voltaje zener
  • Laboratorio de Dispositivos Electrónicos
  • Dispositivos electronicos
  • DISPOSITIVOS ELECTRONICOS
  • dispositivos electronicos
  • Dispositivos Electronicos
  • Dispositivos electronicos
  • Dispositivos electronicos

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS