Lenguaje Vhdl

Páginas: 9 (2118 palabras) Publicado: 29 de octubre de 2012
CONTENIDO

INTRODUCCIÓN
2. UNIDADES BÁSICAS DE DISEÑO
2.1. CÓMO SE DECLARE UNA ENTIDAD
2.2. COMO SE DECLARA UNA ARQUITECTURA
2.2.1. ESTILO ALGORÍTMICO
2.2.2. ESTILO FLUJO DE DATOS
2.2.3. ESTILO ESTRUCTURAL
2.2.4. ESTILO MIXTO
2.3. PAQUETES
2.4. LIBRERIAS
3. OBJTOS, TIPOS DE DATOS Y OPERACIONES
3.1. OBJETOS
3.2. IDENTIFICADORES
3.3. PALABRAS RESERVADAS
3.4. SIMBOLOS ESPECIALES3.5. TIPOS DE DATOS
3.6. EXPRESIONES Y OPERADORES
4. LÓGICA COMBINACIONAL
5. PROCESOS SECUENCIALES

INTRODUCCIÓN

En 1983, IBM, Intermetrics y Texas Instruments empezaron a trabajar en el
desarrollo de un lenguaje de diseño que permitiera la estandarización, facilitando
con ello, el mantenimiento de los diseños y la depuración de los algoritmos, para
ello el IEEE propuso su estándar en1984.
Tras varias versiones llevadas a cabo con la colaboración de la industria y de las
universidades, que constituyeron a posteriori etapas intermedias en el desarrollo
del lenguaje, el IEEE publicó en diciembre de 1987 el estándar IEEE std 10761987 que constituyó el punto firme de partida de lo que después de cinco años
sería ratificado como VHDL.
Esta doble influencia, tanto de la empresacomo de la universidad, hizo que el
estándar asumido fuera un compromiso intermedio entre los lenguajes que ya
habían desarrollado previamente los fabricantes, de manera que éste quedó como
ensamblado y por consiguiente un tanto limitado en su facilidad de utilización
haciendo dificultosa su total comprensión. Este hecho se ha visto incluso
ahondado en su revisión de 1993.
Pero estadeficiencia se ve altamente recompensada por la disponibilidad pública,
y la seguridad que le otorga el verse revisada y sometida a mantenimiento por el
IEEE.
La independencia en la metodología de diseño, su capacidad descriptiva en
múltiples dominios y niveles de abstracción, su versatilidad para la descripción de
sistemas complejos, su posibilidad de reutilización y en definitiva la independencia
deque goza con respecto de los fabricantes, han hecho que VHDL se convierta
con el paso del tiempo en el lenguaje de descripción de hardware por excelencia.

2. UNIDADES DE DISEÑO BÁSICO
2.1. COMO SE DECLARA UNA ENTIDAD

En la declaración de entidades, se definen las entradas, salidas y tamaño de un
circuito, explicitando cuales son, de qué tamaño (de 0 a n bits), modo (entrada,
salida,...) y tipo (integer, bit,...) . Las entidades pueden definir bien las entradas y
salidas de un diseño más grande o las entradas y salidas de un chip directamente.
La declaración de entidades es análoga al símbolo esquemático de lo que
queremos implementar, el cual describe las conexiones de un componente al resto
del proyecto, es decir, si hay una entrada o puerto de 8 bits, o dos salidas opuertos de 4 bits, etc. La declaración de entidades tiene la siguiente forma:
entity circuito_a is
is
port (
-----

puertos
puertos
puertos
puertos

de
de
de
de

entradas
salidas
I/O
buffers

);
end circuito_a;

Cabecera del programa
Se indica que a continuación viene los puertos (o
grupos señales) de entrada y/o salida
Aquí se declaran las entradas y/o salidas con lasintaxis que se verá a continuación. Las líneas
empezadas por dos guiones son ignoradas por el
compilador. Así mismo, recordamos que el
compilador no distingue las mayúsculas de las
minúsculas
Se indica que se ha acabado la declaración de
puertos de entrada y/o salida, y que se ha
acabado la entidad

Como hemos dicho, cada señal en una declaración de entidad está referida a un
puerto (ogrupo de señales), el cual es análogo a un(os) pin(es) del símbolo
esquemático. Un puerto es un objeto de información, el cual, puede ser usado en
expresiones y al cual se le pueden asignar valores. A cada puerto se le debe
asignar un nombre válido. A continuación se exponen algunos ejemplos:
nombre_variable: modo tipo;

Forma genérica de designar un puerto

Puertoa: in bit ;
i n bit

El...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • lenguaje vhdl
  • Vhdl: lenguaje internacional
  • INTRODUCCION AL LENGUAJE VHDL
  • Lenguaje Estructural Vhdl
  • Tutorial Lenguaje Vhdl ( Doc Que Encontre )
  • Introducción a los lenguajes VHDL
  • Elemento de lenguaje VHDL
  • Introducción al lenguaje VHDL

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS