Maquina de von newmann
SRAM (static random acces memory)
DRAM ( dynamic random acces memory)
2° CPU:coordina el funcionamiento en conjunto de las demás funciones y hace los cálculos necesarios, por eso podemos dividirlo en :
ALU : cálculos aritméticos y operaciones lógicas
UC( control unit) : determinalas operaciones de memoria, ALU y I/O DEVICES
3° I/O CONTROL: se encarga de la comunicación con el exterior a través de los perifricos4° (PIC) Interrumpt (Programable Interrumpt Controller ):
- IRQ: permite a los componentes comunicarse con los sistemas
- SOFTWARE: provienen de un programa en ejecución y “solicita” que el CPu obtenga el programa, realice la interrupción y continue con el-HARDWARE: provienen de dispositivos externos:
- pueden enmascararse no ejecutarse
- sino están enmascarados SIEMPRE se ejecutan y respetan una prioridad
- INTA (interrumpt adr….. ) : una vezejecutadas las INT se encarga de devolverla a la CPU
OTROS COMPONENTES:
DMA (direct memory acces) : permite a los componentes acceder a la memoria para leer o escribir independientemente de la CPUMMU(memory management unit) : responsable del manejo de los acceso a la memoria por parte dde la CPU
MDR (memory address register): especifica la dirección en memoria de la palabra leida en MDR
Bus decontrol ( BIDIREC ) : lleva la comunicación entre la CPU y memoria. Permite que no haya colision de algo en el sistema.
Bus de datos ( BIDIRECT ): esta formado por varias líneas o hilos que transportan1 cosa a la vez (para transportar 16 bits necesita 16 hilos o mas). Transfiere datos entre los componentes ( CPU, MP, MMU, DMA, I/O control)
Bus de Direcciones ( UNDIRECT ) : transmite la direcciónde memoria del dato en transito por el bus de datos
PC ( Program Counter ) : contiene la dirección de la próxima instrucción
CACHE: es la memoria de acceso rápido que guarda temporal, los datos...
Regístrate para leer el documento completo.