Maquinas de Estados
Instituto Tecnológico de Tijuana.
Departamento Académico de “Ingeniería Eléctrica y Electrónica”.
Ingeniería Electrónica.
Diseño Digital con VHDL.
Practica 4
Facilitador: DR. Yazmin Maldonado Robles.
Integrantes:
Flores Mojica Migue Ángel 12210304
Tijuana, BC, 7 de Noviembre del 2014
1
Contenido
1
Introducción............................................................................................................................ 3
2
Objetivos................................................................................................................................... 3
3
Marco Teórico. ........................................................................................................................4
Máquinas de Estado (FSM). ............................................................................................. 4
3.1
3.1.1
Máquinas de Estados Tipo Moore. ............................................................................ 4
3.1.2
Máquina de Estados Tipo Mealy. ............................................................................... 4
3.2
Tablas DeEstado. .............................................................................................................. 5
3.3
Diagramas de Estados. ..................................................................................................... 7
3.4
Funciones............................................................................................................................. 8
3.4.1
Rising edge (Franco Ascendente y Descendente). ............................................... 8
3.4.2
Tipos de objetos. Señales. ........................................................................................... 8
3.5 Divisor de Frecuencias. ........................................................................................................ 9
4
Material yEquipo. ................................................................................................................. 12
4.1. Material................................................................................................................................... 12
4.2. Equipo.................................................................................................................................... 12
5
Desarrollo y Resultados. .................................................................................................... 13
6
Discusión de los resultados experimentales................................................................ 28
7
Conclusiones........................................................................................................................ 28
8
Cibergrafia.............................................................................................................................. 28
8.1
9
Bibliografía. ........................................................................................................................ 29
Anexos.................................................................................................................................... 30
2
1 Introducción.
En esta práctica se utilizará VHDL para sintetizar un detector de secuencias 101
diseñado a partir de una máquina de estado Mealy y Moore.
2 Objetivos
Diseñar e implementar en VHDL un detector de secuencia 101 usando máquinas de
estado Mealy y Moore.
3
3 Marco Teórico.
3.1 Máquinasde Estado (FSM).
La teoría de máquinas de estado es el nombre con el que se conocen los métodos de
Análisis y Diseño de Circuitos Secuenciales Sincrónicos. Esta sección constituye una
introducción al tema del capítulo, donde se definirá lo que son las máquinas de estado y los
conceptos básicos para entender la metodología de Análisis y Diseño de Circuitos
Secuenciales.
Las máquinas de...
Regístrate para leer el documento completo.