Medio sumador
SUMADOR BINARIO PARALELO
Las computadoras y las calculadoras realizan la operación de adición de dos números binarios a la vez donde cada número binario puedetener varios dígitos binarios. La figura 6-4 ilustra la adición de 5 números bits. El cosumando se almacena en el registro acumulador; es decir el acumulador tiene cinco FF, almacenando los valores10101 en FF sucesivos .En forma análoga, el sumando, el número que se sumara al cosumando se almacena en el registro B en este caso 00111.
El proceso de adición se inicia sumando los bits massignificativos (LSB) del cosumando y sumando .Así 1 + 1 -10, lo cual significa que la suma para esta posición es 0 y su acarreo es 1.
Este acarreo debe sumarse al siguiente sumador junto con el cosumandoy el sumando en esa posición. De este modo en la siguiente posición 1 + 0 + 1 – 10, que es , una vez más, una suma de 0 y una acarreo de 1. Este acarreo se suma a la siguiente posición junto conlos bits del sumando y cosumando.
En cada paso de este proceso de adición se efectúa de 3 bits; el bit del cosumando y el bit del sumando y el bit del acarreo de la posición anterior. El resultado dela adición de estos tres bits produce 2 bits: un bit se suma y otro de acarreo, que se sumara a la siguiente posición. Debe estar claro que si se sigue el mismo proceso, para cada posición del bit.Por l tanto, si pode3mos diseñar un circuito lógico que pueda duplicar este proceso, entonces simplemente tenemos que emplear circuitos idénticos para cada posición del bit.
En este diagrama lasvariables A4, A3, A2, A1 y A0 representan los bits del cosumando almacenados en el acumulador( que tambien se denomina registro A).Las variables B3, B2, B1 y B0 son los bits del sumando almacenado en elregistro B.La variables C4, C3, C2, C1 y C0 re presentan los bits de acarreo que estan en las posiciones correspondientes.
Las variables S4,S3,S2, S1 y S0 son los bits de salida de la suma para...
Regístrate para leer el documento completo.