Open Colector
COMPUERTAS CON SALIDAS OPEN COLLECTOR
Para explicar cómo calcular la resistencia “pull-up” utilizada en salidas open collector (colector abierto, OC),proponemos el siguiente ejemplo, donde dos salidas de este tipo forman una “AND alambrada” para excitar una entrada de otra compuerta alimentada con un voltaje diferente.
[pic]
Las salidas OC, nosólo permiten realizar la operación AND alambrada, sino que a través de las mismas pueden generarse estados lógicos con niveles de voltaje diferentes al de la compuerta que posee este tipo desalida. En el ejemplo, las compuertas de tecnología TTL pueden excitar la entrada de la compuerta CMOS alimentada con 12V, gracias a las salidas OC. En el circuito anterior, para que se produzcan losniveles lógicos que permitan excitar adecuadamente la entrada de la compuerta 4069BD, debe cumplirse:
"X" en ALTO → Vx > VIHmax
"X" en BAJO → Vx < VILmax
Análisis de “X” en estado ALTO| |Para que en “X” exista un voltaje considerado como un nivel |
||lógico ALTO por la compuerta CMOS, ambas salidas OC deben |
| |permanecer en este estado ALTO. Además, como puede apreciarse || |en la figura, la resistencia RP debe producir una caída de |
||tensión tal que se cumpla con la condición (1). Por lo tanto: |
|[pic] | |
||[pic] |
| |...
Regístrate para leer el documento completo.