Performance En Circuitos Digitales
1313
PERFORMANCE EN CIRCUITOS DIGITALES
Sobre el análisis de la performance en los circuitos digitales. Análisis de las normas del ITU-T G.821, G.826 y M.2100.
1- CONTROL DE ERRORES
1.1- DEFINICIÓN Prácticamente todas las señales digitales producidas en la actualidad llevan asociadas un proceso de fundamental importancia: el control de errores paraevaluar la calidad del vínculo de enlace y eventualmente la corrección. Los errores pueden ser de bit, código o bloques. Los errores de bits corresponden a evaluar bit a bit la calidad de la señal, mientras que errores de bloques consiste a contar un bloque errado sin importar el número de errores en el bloque de datos. Los errores de código se entienden como violaciones a las reglas decodificación. El primer paso es reconocer la existencia de los errores; es decir, debemos disponer de métodos que permitan la evaluación del número de errores BE (Bit Error). Posteriormente el número de errores se expresa como una Tasa de Error de Bit BER (Bit Error Rate). Luego de reconocida la existencia de errores puede ser posible la identificación del mismo y la corrección. Para ello se han generadométodos correctores de errores. Existen varias formas de detectar errores. La más usada es la que recurre a los bit (o byte) de paridad. Tabla 01. Formas de evaluar errores en sistemas digitales. Este tipo de monitoreo consiste en formar el diagrama de ojo, vectorial o la constelación de fases de la señal demodulada. Se trata de una medición cualitativa que no permite obtener un valor numérico deerrores. Consiste en colocar 2 umbrales de decisión para la definición de un error. Por ejemplo; el umbral 0,3 y 0,7 en reemplazo de 0,5. Como el número de seudoerrores es substancialmente superior al de errores el tiempo de conteo puede reducirse. El mismo factor de multiplicación implica una incertidumbre en la medida. Se utilizó en equipos de radioenlace a finales de los '70. Consiste en generarmediante un instrumento apropiado una secuencia periódica o seudoaleatoria PRBS (2N-1). En el receptor la secuencia recibida se compara con una generada localmente y se cuenta el número de diferencias. Se trata de un conteo exacto de errores pero requiere ocupar el canal con la señal de prueba. Se lo usa en la puesta a punto del sistema. Se trata de evaluar las violaciones al código de línea de laseñal que se transmite. Por ejemplo, 3 bits consecutivos con igual polaridad en el código HDB3. Es un método de conteo usado en sistemas de 2 Mb/s por pares metálicos. Consiste en contar los errores que se producen en la palabra de alineamiento. Se trata de una secuencia conocida y repetitiva, pero proporcionalmente de corta duración por lo que el conteo no es exacto y más lento. Si bien no esconveniente usar señales de control periódicas para evitar errores secuenciales, se las utiliza en los equipos multiplexores. Sobre la señal a transmitir se agregan bits de paridad que son recalculados en el receptor. Si el número de bits de paridad es suficientemente alto se puede conocer el bit errado y corregirlo. El método de la palabra de alineamiento de trama se suele usar en los multiplexoresdigitales de la jerarquía plesiócrona y el de bits de paridad en la jerarquía sincrónica y en los multiplexores de 2048 kb/s.
Forma de onda.
Seudoerrores.
Señal de Prueba.
Errores de Código.
Alineamiento de Trama.
Bits de Paridad.
1.2- BITS DE PARIDAD CHEQUEO REDUNDANCIA CÍCLICA CRC. Es utilizado para el cálculo de los bits de paridad. Para ilustrar la forma de cálculo nosreferimos a ITU-T G.705. El primer bit de cada trama de 2 Mb/s se utiliza para colocar una trama de CRC de 16 bits de periodicidad consistente en: 0 C1 0 C2 1 C3 0 C4 1 C1 1 C2 E C3 E C4
1313-(1)
PERFORMANCE EN CIRCUITOS DIGITALES
La secuencia 001011 oficia de alineamiento para la CRC. Los bits E indican una alarma al terminal remoto de detección de errores (E=0 error). Cada 8 tramas se...
Regístrate para leer el documento completo.