PLAN EVAL ELECTRONICA I
ESCUELA
INGENIERIA EN COMPUTACION
ASIGNATURA
ELECTRONICA I
PROFESOR
JUAN JOSE OSTERIZ CANELON
SEMESTRE
VI
P
L
A
N
D
E
E
V
A
L
U
A
C
I
Ó
N
s
e
m
a
n
a
s
1er
C
O
R
T
E
30%MODALIDAD DE EVALUACIÓN %
Calf / obj.
C O N T E N I D O S
Nº
A
B
C
D
E
F
G
H
I
J
1
X
Clase de Inicio. Repaso general. Técnicas Circuitales.LCK, LCK
2
Procesos de semiconduccion. Región de agotamiento. Unión PN
3
X
X
Diodo Semiconductor. Análisis Curvas. Análisis DC, AC. Ejercicios
4
XRectificadores media onda,onda completa con diodos reales
5
X
X
X
15%
Aplicaciones con diodos. Recortadores, Sujetadores. Ejercicios.
6
X
X
15%
Diodo Zener. Análisis. Diseñode regulador de tensión con Zener.
2do
C
O
R
T
E
35%
7
X
Transistor BJT. Generalidades, tipos, graficas, regiones, análisis
8
X
Configuraciones, Polarización del BJT,análisis y comparaciones
9
X
X
15%
Análisis en DC. Recta de carga, Pto Q. Análisis en AC. Ec. hibridas
10
X
X
20%
Parámetros hib. Cto. híbrido en EC. Ganancias de V e I. Rin yRout
Análisis y Diseño para un amplificador en E.C
3er
C
O
R
T
E
35%
11
X
Parámetros hibridos. Cto híbrido en CC. Ganancias de V e I. Rin y Rout. Análisis y Diseño para un amplificadoren C.C
12
X
Amplificador Multietapa. Funcionamiento Ejercicios Diseño
13
X
X
Amplifi. de potencia. Clase A, B, AB, push-pull. Comparaciones
14
X
X
X
5%
Diseño.Amplificador compensado por diodos.
15
X
X
X
10%
Protección de sobrecargas. Fuentes reguladas de tensión
16
X
X
20%
Configuración Darlington. Diseño y Ejercicios.Generalidades FET
17
X
Examen Sustitutivo
NOMENCLATURA DE MODALIDADES DE EVALUACIÓN...
Regístrate para leer el documento completo.