Practica Sumadores
1. Objetivo 2
2. Introduccion 2-3
3. Simulación……………………………………………………………………………………………………………………………….3-7
4. Desarrollo………………………………………………………………………………………………………………………………..7-10
5. Concluciones…………………………………………………………………………………………………………………………..10
6. Bibliografia……………………………………………………………………………………………………………………………..11
1. Objetivo
* Familiarizarse conlas compuertas lógicas .
* Implementar un Sumador Completo (8 bits)
2. Introduccion.
CIRCUITO SUMADOR COMPLETO
Un sumador completo es un circuito combinacional que formar la suma aritmética de tres bits de entrada. Consta de tres entradas y dos salidas. Dos de las variables de entrada, que se indican por A, B y C, representan los dos bits significativo que van a añadirse. La terceraentrada, z, representa la cuenta que se lleva de la posición previa significativa más baja. Son necesarias dos salidas debido a que la suma aritmética de tres dígitos binarios varía en valor de 0 a 3 y el 2 o 3 binarios requieren 2 dígito. Las dos salidas se denotan por los símbolos S para la suma y SA para la cuenta que se lleva. La variable S da el valor del bit menos significativo de la suma. Lavariable binaria SA da la cuenta que se lleva de salida. La tabla de verdad del sumador completo es como sigue:
A B C | SA S
0 0 0 | o 0
0 0 1 | 0 1
0 1 0 | 0 1
0 1 1 | 1 0
1 0 0 | 0 1
1 0 1 | 1 0
1 1 0 | 1 0
1 1 1 | 1 1
La relación lógica de entrada-salida del circuito sumador completo puede expresarse en dos funciones booleanas, una para cada variable de salida.Cada función booleana de salida requiere un mapa único para su simplificación. Cada mapa debe de tener ocho cuadros, ya que cada salida es una función de tres variables de entrada. Los 1 en los cuadros de los mapas de S y SA se determinan en forma directa mediante la tabla de verdad. Los cuadros con 1 para la salida S no se combinan en cuadros adyacentes para dar una expresión simplificada ensuma de productos. La salida SA puede simplificarse a una expresión de 6 literales.
S = A'B'C + A'B´C + A´B'C' + A´B´C
SA = AB +AB + BC
La suma binaria para números de un bit es la siguiente :
Pero cuando hay números binarios formados por más de un bit, al operar aparece el acarreo ( carry )
3. Simulación por medio de ISIS Schematic Capture.
Materiales a utilizarComponentes:
1-- Circuito Integrado 74LS08 (AND)
1-- Circuito Integrado 74LS32 (Or).
1--Circuito Integrado 74LS86 (XOr).
1--DIP switch 8.
3--Resistencias de 1K Ohm. 1/5 Watt.
2--Resistencias de 330 Ohm. 1/5 Watt.
1-Fuente de voltaje 5v cd
A | B | C | SA | S |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
0 | 1 | 1 | 1 | 0 |
1 | 0 | 0 | 0 | 1 |
1| 0 | 1 | 1 | 0 |
1 | 1 | 0 | 1 | 0 |
1 | 1 | 1 | 1 | 1 |
A | B | C | SA | S |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
0 | 1 | 1 | 1 | 0 |
1 | 0 | 0 | 0 | 1 |
1 | 0 | 1 | 1 | 0 |
1 | 1 | 0 | 1 | 0 |
1 | 1 | 1 | 1 | 1 |
A | B | C | SA | S |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
0 | 1 | 1 | 1 | 0 |
1 | 0 | 0 | 0 |1 |
1 | 0 | 1 | 1 | 0 |
1 | 1 | 0 | 1 | 0 |
1 | 1 | 1 | 1 | 1 |
A | B | C | SA | S |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
0 | 1 | 1 | 1 | 0 |
1 | 0 | 0 | 0 | 1 |
1 | 0 | 1 | 1 | 0 |
1 | 1 | 0 | 1 | 0 |
1 | 1 | 1 | 1 | 1 |
A | B | C | SA | S |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
0 | 1 | 1 | 1 | 0 |
1 | 0| 0 | 0 | 1 |
1 | 0 | 1 | 1 | 0 |
1 | 1 | 0 | 1 | 0 |
1 | 1 | 1 | 1 | 1 |
A | B | C | SA | S |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
0 | 1 | 1 | 1 | 0 |
1 | 0 | 0 | 0 | 1 |
1 | 0 | 1 | 1 | 0 |
1 | 1 | 0 | 1 | 0 |
1 | 1 | 1 | 1 | 1 |
A | B | C | SA | S |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
0 | 1 | 1 | 1 | 0...
Regístrate para leer el documento completo.