Principios Electricos
Diseñe un contador de rizo de 4 bits, que cuente del 9 al 0 (forma descendente) usando flip flops JK.
La secuencia de conteo de un contador descendente se muestra en la siguiente tabla:
A3
A2A1
A0
1
1
1
1
1
1
1
0
1
1
0
1
1
1
0
0
1
0
1
1
1
0
1
0
1
0
0
1
1
0
0
0
0
1
1
1
0
1
1
0
0
1
0
1
0
1
0
0
0
0
1
1
0
0
1
0
0
0
0
1
0
0
0
0Un contador ya sea ascendente o descendente , se basa en flip flop JK en cascada, tal como un divisor de frecuencia, estos van a configuración de flip flop T. en este caso se pude contar de 9 a 0,entonces para ellos se deben urar 4 bits, por lo que se requieren 4 flop flop JK , se pueden utilizar asíncronos o también se puede optar por flip flop síncronos, se realiza también con flancos debajada, con la configuración en salida Q conectadas en las entradas del reloj del siguiente flip flop . Por lo siguiente él diseño utilizara flip flop JK con flancos de bajada y set y reset negados, enlas salidas desde Q0 hasta Q3 salen desde los Q’ de cada flip flop JK.
Diagramas de pulso para un contador descendente de 4 bits en rojo el reloj en verde las salidas.
Haga el diagrama de un flip-flopJK maestro esclavo con compuertas AND y OR. Incluya los circuitos necesarios para poner a 0 y a 1 el flip flop asincrónicamente.
El flip flop JK Maestro esclavo opera como un flip-flop SR a cuyasentradas se asigna J=S y K=R. Sin embargo, en tanto que la combinación S=R=1 no está permitida, el JK utiliza este caso particular para agregar un modo de operación muy útil. La característica adicionaldel dispositivo JK es que su estado se alterna; es decir, cambia del 0 a 1 , 1 a 0 cuando J=K=1. Resumimos los cuatro modos de operación (retención, set,reset y alternancia) en la tabla de excitacióny en el diagrama de estados correspondiente.
J
K
Q
Q*
0
0
0
0
Retención
0
0
1
1
Retención
0
1
0
0
Reset
0
1
1
0
Reset
1
0
0
1
Set
1
0
1
1
Set
1
1
0
1...
Regístrate para leer el documento completo.