Tarea Billa
PRACTICA 2
SUMADOR
INGENIERÍA: MECATRONICA
PRESENTA:
HECTOR JUSTINO TALAMANTES ARISTA
JULIO CESAR CRUZREYES
ODIN MUÑOS VENTURA
FLOR ANGHEL MAXIMINO
BLANCA ESTELA LOZANO MELÉNDEZ
OCTAVO SEMESTRE
HUAUCHINANGO PUE.DE 19DEABRIL DE 2012
OBJETIVORealizar un sumador mediante compuertas lógicas y un decodificador con su respectivo display este consiste en llevar 4 bits
PLANTEAMIENTO
El poder llevar acabo un contador de manera que estecontador debe expresarse en unos display para así poder llevar las operaciones clara y de manera rápida.
1.- DIAGRAMAS DEL CIRCUITO
A0 A1 B0 B1 C0 C1 C2 B0B1 B0B1
0 0 0 0 0 0 0 A0A1 00 01 1110 A0A1 00 01 11 10
0 0 0 1 0 0 1 00 00
0 0 1 0 0 1 0 01 01 1
0 0 1 1 0 1 1 11 1 1 1 11 1 1 1
0 1 0 0 0 0 1 10 1 1 10 1 1
0 1 0 1 0 1 00 1 1 0 0 1 1 B0B1 B0B1
0 1 1 1 1 0 0 A0A1 00 01 11 10 A0A1 00 01 11 10
1 0 0 0 0 1 0 00 1 1 00 1 1
1 0 0 1 0 1 1 01 1 1 01 1 1
1 0 1 0 1 0 0 11 11 11 1 1
1 0 1 1 1 0 0 10 1 1 10 1 1
1 1 0 0 0 1 1
1 1 0 1 1 0 0 B0B1 B0B1
1 1 1 0 1 0 1 A0A1 00 01 11 10 A0A1 00 01 11 10
1 1 1 1 1 1 0 00 1 100 1 1
01 1 1 01 1 1
11 1 1 11 1 1
10 1 1 10 1 1
B0B1
A0A1 00 01 11 1000 C0=A0A1B1+A1B0B1+A0B0
01
11 1 1 1
10 1 1
B0B1 B0B1 B0B1 B0B1A0A1 00 01 11 10 A0A1 00 01 11 10 A0A1 00 01 11 10 A0A1 00 01 11 10
00 1 1 00 1 1 00 1 1 00 1 1
01 1 1 01 1 1 01 1 1 01 1 1
11 1 1 11 1 1 11 1...
Regístrate para leer el documento completo.