Tarea

Páginas: 5 (1050 palabras) Publicado: 16 de febrero de 2013
FLIP-FLOP RS
El flip–flop RS es el flip-flop básico y su símbolo es

El flip-flop tiene dos entradas R (reset) y S (set), se encuentran a la izquierda del símbolo. Este flip-flop tiene activas las entradas en el nivel BAJO, lo cual se indica por los circulitos de las entradas R y S. Los flip-flop tienen dos salidas complementarias, que se denominan Q y 1, la salida Q es la salida normal y 1 =0.El flip-flop RS se puede construir a partir de puertas lógicas. A continuación mostraremos un flip-flop construido a partir de dos puertas NAND.

Observar la realimentación característica de una puerta NAND a la entrada de la otra. En la tabla de la verdad se define la operación del flip-flop. Primero encontramos el estado prohibido en donde ambas salidas están a 1, o nivel alto. Luegoencontramos la condición set del flip-flop. Aquí un nivel bajo, o cero lógico, activa la entrada de set(S). Esta pone la salida normal Q al nivel alto, o 1. Seguidamente encontramos la condición reset. El nivel bajo, o 0, activa la entrada de reset, borrando o poniendo en reset la salida normal Q. La cuarta líneamuestra la condición de inhabilitación o mantenimiento, del flip-flop RS. Las salidas permanecen como estaban antes de que existiese esta condición, es decir, no hay cambio en las salidas de sus estados anteriores. Indicar la salida de set, significa poner la salida Q a 1, de igual forma, la condición reset pone la salida Q a 0. La salida complementaria nos muestra lo opuesto.
La tabla de verdad delflip flop RS es la siguiente
R | S | Q | Q’ |
0 | 0 | Q | Q’ |
0 | 1 | 1 | 0 |
1 | 0 | 0 | 1 |
1 | 1 | NO | VALIDO |
Estos flip-flop se pueden conseguir a través de circuitos integrados. El flip-flop RS es un dispositivo asíncrono. No opera en conjunción con un reloj o dispositivo de temporización. El flip-flop RS síncrono opera enconjunción con un reloj, en otras palabras opera sincronizada mente. Su símbolo lógico se muestra a continuación. Es igual a un flip-flop RS añadiéndole una entrada de reloj. El flip-flop RS síncrono puede implementarse con puertas NAND. En las siguientes ilustraciones vemos primero como se añaden dos puertas NAND al flip-flop RS para construir un flip-flop RSsíncrono. Las puertas NAND 3 y 4 añaden la característica de sincronismo al cerrojo RS. La tabla de la verdad nos muestra la operación del flip-flop RS síncrono. El modo de mantenimiento se describe en la primera línea de la tabla de la verdad. Cuando un pulso de reloj llegaa la entrada CLK (con 0 en las entradas R y S), las salidas no cambian, permanecen igual que antes de la llegada del pulso de reloj. Este modo también puede llamarse de "inhabilitación" del FF. La línea 2 es el modo de reset.La salida normal Q se borrará cuando un nivel alto active la entrada R y un pulso de reloj active la entrada de reloj CLK. Si R=1 y S=0, el FF no se pone a 0 inmediatamente, esperará hasta que el pulso del reloj pase del nivel bajo al alto, y entonces se pone a 0. La línea 3 de la tabla describe el modo set del flip-flop. Un nivel alto activa la entrada S con R=0 y un pulso de relojen el nivel alto, poniendo la salida Q a 1. La línea 4 de la tabla de verdad es una combinación prohibida todas las entradas están en 1, no se utiliza porque activa ambas salidas en el nivel alto.
Grafica del...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • Mi tarea Tu tarea
  • tarea tarea
  • Tarea Tarea
  • Tarea
  • Tarea
  • Tarea
  • Tarea
  • Tarea

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS