Tareas
CENTRO UNIVERSITARIO DE LOS VALLES
INGENIERÍA EN ELECTRÓNICA
ASIGNATURA
Diseño Electrónico Asistido por Computadora
PROFESOR
MTRO.Rodolfo Omar Dominguez Garcia
CÓDIGO Y NOMBRE DEL ESTUDIANTE
210694639-MARTIN DANIEL LUNA AGUILAR
ACTIVIDAD
Video VHDL
FECHA DE ELABORACIÓN
09/09/2014
CPLD,s
Un CPLD, oen ingles, Complex Programmable Logic Device, es un dispositivo electrónico. Los CPLD tienen mayor nivel de integración ya que permite implementar sistemas más eficaces, ya que utilizan menorespacio y mejoran la fiabilidad del diseño. Un CPLD se forma con múltiples bloques lógicos, cada uno similar a un PLD. Los bloques lógicos se comunican entre sí utilizando una matriz programable deinterconexiones, lo cual hace más eficiente el uso del silicio, conduciendo a una mejor eficiencia a menor costo. Estos poseen una matriz de interconexiones programable, así permiten unir los pines de entraday los de salida a las entradas del bloque lógico, o las salidas del bloque lógico a las entradas de otro bloque lógico o inclusive a las entradas del mismo. La mayoría de los CPLDs usan dosconfiguraciones para esta matriz: interconexión mediante bloques o interconexión mediante multiplexores.
El primer tipo de conexión se basa en una matriz de filas y columnas con una celda programable deconexión en cada intersección. Al igual que en las GAL esta celda puede ser activada para conectar o desconectar la correspondiente fila y columna. Esta configuración permite una total interconexiónentre las entradas y salidas del dispositivo o bloques lógicos. Sin embargo, estas ventajas provocan que disminuya el rendimiento del dispositivo, además de aumentar el consumo de energía y el tamaño delcomponente.
En la interconexión mediante multiplexores, existe un multiplexor por cada entrada al bloque lógico. Las vías de interconexión programables son conectadas a las entradas de un número de...
Regístrate para leer el documento completo.