Conclusion Compuertas Logicas
La compuerta AND
La compuerta AND se dibuja del siguiente modo. Tanto U1 como U2son compuertas AND. Obviamente, U2 tiene más entradas que U1.
La tabla de verdad de una compuerta AND es la siguiente:
A B C Z
0 0 1 Conclusión
En esta actividad se hanpresentado los circuitos integrados. El siguiente es un resumen de los datos sobre los CI que has estudiado en esta actividad:
El tiempo de retardo de propagación (o tiempo de propagación) es el tiempo quetranscurre desde el momento en que se produce un cambio en el nivel lógico de entrada hasta que el cambio se refleja en la salida.
Los tiempos de ascenso y descenso son el tiempo que le toma a latensión pasar de baja a alta o viceversa.
Los niveles lógicos de entrada y salida se representan mediante tensiones altas o bajas según el nivel necesario. Estas tensiones deben estar dentro delrango definido por el fabricante.
La convergencia de salida define el grado hasta el cual puede cargarse una compuerta y otro componente lógico. En otras palabras, esto indica el número de entradasque pueden conectarse a la salida sin afectar negativamente su funcionamiento correcto.
Cada uno de los tipos de datos posee tres valores: mínimo, máximo y típico. Usualmente los tres valores figuranen las hojas de datos de los componentes, pero con frecuencia, es suficiente con tener uno sólo de los valores.
Hay dos familias principales de CI: TTL y MOS. Cada una tiene sub-familias.Dibujar la compuerta lógica OR
Los diagramas que se muestran ilustran la compuerta OR.
El diagrama superior (U1) es una compuerta OR con dos entradas. En el diagrama inferior (U2), puedes ver unacompuerta con tres entradas.
La tabla de verdad de este compuerta es la siguiente:
Por supuesto, en una compuerta con sólo dos entradas habrá A y B
Un sistema de compuertas
Cuando debe...
Regístrate para leer el documento completo.