Fghgg

Páginas: 5 (1175 palabras) Publicado: 23 de octubre de 2012
1) Liste las diferencias entre los microprocesadores 8086 y 808.

➢ Parámetro 8086 8088

➢ Bus de datos 16 bits 8bits

➢ Terminal M/I0 I0/M

➢ Terminal 34 BHE/S07SSO

➢ Corriente de alimen. Max 360mA 340mA

2) Los 8086/8088, son compatibles con TTL? Explique su respuesta.

Sí. Esto siempre que la corriente de carga no exceda los 2mA. Teniendo en cuenta la inmunidad al ruido.

3) Cual es el abanico de salida de los 8086/8088 para los siguientes dispositivos?

a) 74XXX TTL: 1

b) 74ALSXXX TTL: 10c) 74HCXXX CMOS: 10

4) ¿Que información aparece en el bus de direcciones y datos del 8088 mientras ALE esta activa?

A7-A0

5) ¿Cuales son las funciones de los bits de estado S3 \ S4?

S4 S3 FUNCION

0 0 Segmento adicional

0 1 Segmento de pila

1 0 Segmento de o ausencia de segmento

1 0 Segmento de datos

6) ¿Cuál condición indica un 0 lógico en la terminal RD de los8086/8088?

Indica que el microprocesador está a punto de leer información por las conexiones del canal de información.

7) Explique el funcionamiento la terminal TEST y la instrucción WAIT

TEST: Terminal examinado por la instrucción WAIT y determina la acción a tomar por esta.

WAIT: Examina el terminal TEST y actúa de acuerdo al estado de este. Cuando TEST contiene un 0 lógico la instrucciónWAIT actúa como un Nop. Si TEST contiene un 1 lógico la instrucción WAIT espera hasta que TEST regrese a 0 lógico y vuelve a `actuar como nop.

8) Describa la señal de entrada aplicada a la terminal de entrada CLK de los microprocesadores 8086/8088.



Debe ser una onda cuadrada compatible con TTL que tenga frecuencia entre 500KHz y 5 MHz para la versión de entrada. Con un ciclo de trabajodel 33%

9) ¿Cual modo de operación seleccionado al conectar a tierra MN/MX?.

Modo máximo

10) ¿Qué indica el pulso WR acerca del funcionamiento de los 8086/8088?

WR indica que el microprocesador está a punto de escribir información por medio de su canal de información al E/S o sistema de memoria.

11) ¿Cuándo flota ALE (address latch enable) a su estado de alta impedancia?

Estaseñal nunca flota. Esta señal se conecta regularmente a un Latch, esto es un registro transparente que se activa por nivel. Mientras ALE esta activa todo lo entrante al Latch se ve a la salida y una vez ALE cae a cero a la salida queda la ultima dirección registrada.





12) ¿Cuando DT/R presenta un 1 lógico, que condición indica acerca del funcionamiento de los 8086/8088?

La señal DT/R en1 lógico indica que el microprocesador está transmitiendo datos a la memoria, o a las E/S por medio del bus de datos.

13) ¿Que ocurre cuando la entrada HOLD de los 8086/8088 es llevada a su nivel de 1 lógico?

El microprocesador deja de ejecutar el software y coloca sus buses de direcciones, datos y control en el estado de alta impedancia.

14) ¿Cuales son las tres terminales del modomínimo de los 8086/8088 que son decodificados para descubrir si el procesador está parado?



I0/M, DT/R, y SSO.

15) Explique el funcionamiento de la terminal LOCK.

Es utilizado para bloquear los periféricos del sistema.

16) ¿condiciones de los 81)86/8088 indican los terminales QS1 y QSO?

Indican la condición de la cola de espera interna para el coprocesador numérico externo.

17)Cuales son las tres funciones de operación del sistema proporcionadas por el generador de reloj 8284A?
➢ Generación de reloj

➢ Sincronización de reset

➢ Sincronización de Ready

➢ Una señal de reloj periférica de nivel TTL.

18 ¿Entre que factor divide el generador de reloj 8284A la frecuencia de salida del oscilador de cristal?

3(tres)

19) Si la terminal F/C en un nivel de 1...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • Fghgg
  • fghgg

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS