Heavy metal

Páginas: 18 (4381 palabras) Publicado: 17 de septiembre de 2009
www.monografias.com

Apuntes para Práctica de Electrónica Digital

1. Inversor lógico simple

Diseño de un candado electrónico

2. Control remoto electrónico.

Combinación de puertas lógicas And

3. Comprobación del teorema de Morgan.

La puerta Nand

Combinación de puertas

La puerta Or

Puertas Nor

Las puertas Exor4. Báscula y flip – flops.

Contadores y registros

5. Codificadores – decodificadores y multiplexores.
6. Elementos aritméticos digitales.
7. Memorias con semiconductores.

INVERSOR LÓGICO SIMPLE: PRÁCTICA NO.1
OBJETIVOS DE LA PRACTICA.- Familiarizarse con el conexionado, funcionamiento y comprobación de los estados lógicos de un C.I. compuesto por 6 inversores querealizan la función lógica No.
MATERIALES NECESARIOS.- C.I. 7404, diodos Leds (señalizadores de estado lógico), alimentación de 5 Vcc, interruptor (opcional).

DIAGRAMA DEL CONEXIONADO C.I.

ESQUEMA DEL MONTAJE

Nota: Las patillas 14: Vcc (5VDC) y 7: GND

DESARROLLO DE LA PRACTICA.
1. Rellenar Representar los diagramas de tiempo que se obtienen como respuesta al estado del Pulsador A deentrada al inversor.
2. Si la patilla 1 del 7404 queda al aire (sin conexión), indicar cuál será el nivel lógico de la patilla 2. Razone su respuesta y comprobarla.
3. Si la patilla 2 del 7404 tiene un nivel lógico cero, indicar las tensiones existentes en las patillas a y 14 del mismo.
Comprobar el correcto funcionamiento de otro cualquiera de los 6 inversores existentes en el 7404.

CUADRUPLEINVERSIÓN LOGICA: PRACTICA No.2
OBJETIVOS DE LA PRACTICA.- Análisis experimental del comportamiento de los inversores en serie.
ESQUEMA DE MONTAJE.-

A

DESARROLLO DE LA PRACTICA

1. Si la patilla del circuito integrado se cortocircuita a tierra, indicar el nivel lógico de la patilla 10 de salida del montaje de la figura anterior. (arriba).
2. ¿Se nota a simple vista, algúnretardo en la propagación del estado lógico a lo largo de los inversores en serie?.
Indicar el tiempo de retardo en un circuito integrado TTL estándar.
3. Rellenar el diagrama de tiempos correspondiente al pulsador A, mostrado en la siguiente figura:

A(pulsador)
1 (tensión c.c.)---------------------------------------------------------------------------------------

T ( indicador )----------------------------------------------------------------------------------------

4 ( tensión c.c. ) --------------------------------------------------------------------------------------

W ( indicador ) ---------------------------------------------------------------------------------------

INVERSOR LÓGICO MOS. PRACTICA No. 3.
OBJETIVOS DE LA PRACTICA.- Funcionamiento y características delos inversores lógicos fabricados con la tecnología MOS.

DIAGRAMA DE CONEXIONADO DEL CIRCUITO INTEGRADO.-

16 15 14 13 12 11 10 9

Esquema del montaje.-

S T

A

NOTA : Téngase en cuenta que las patillas 1 y 8 del 4049 han de conectarse a los polos de la alimentación.
DESARROLLO DE LA PRACTICA :
1.Si la patilla 3 queda al aire, indicar el nivel lógico de la patilla 2.
2. Indicar todas las diferencias conocidas entre las características de los inversores MOS y los de la familia TTL.
3. Rellenar el diagrama de tiempos mostrado en la siguiente figura.

Pulsado
A (pulsador)

3 (tensiónc.c.)---------------------------------------------------------------------------------------

T ( indicador ) ----------------------------------------------------------------------------------------

2 ( tensión c.c. ) --------------------------------------------------------------------------------------

LA PUERTA LOGICA AND (Y). PRACTICA No. 4.
OBJETIVOS DE LA PRACTICA.- Familiarizarse con el comportamiento y las características de las puertas AND integradas....
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • Heavy Metal
  • Heavy Metal
  • Heavy metal
  • Heavy metal
  • Heavy metal
  • Heavy metal
  • Heavy metal
  • Heavy Metal

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS