sumador 8 bits

Páginas: 5 (1204 palabras) Publicado: 17 de mayo de 2014

INSTITUTO TECNOLOGICO DE CULIACAN
DISEÑO DIGITAL




Practica 5. Decodificador BCD a 7 segmentos

Objetivo:

Conocer el funcionamiento del decodificador/controlador BCD a 7 segmentos MSI, y el funcionamiento del display de siete segmentos.

Materiales:

Protoboard
Micro switch cuadruple
74LS47
Display de sietesegmentos
Resistencias

Desarrollo:







Diga sus Conclusiones:
-DESAFÍO-

Utilice el CI Sumador para comprobar las siguientes sumas, con la finalidad de que al sumar los dos números, el resultado sea visto en los displays. Dibuje el circuito electrónico.
Hagan las siguientes operaciones:
1011 1111
+1101 + 1101
1100011100




















Debido a que la practica 5 entregada estuvo bien pero el equipo descubrió que la función mostrada se pudo reducir más o utilizar menos CI empleamos los seguimientos mostrados a continuación y son más eficaces y más fáciles de entender la lógica sigue siendo la misma solo cambian algunos componentes.
A continuación se muestra la tabla de verdady una breve explicación que más adelante veras detalladamente.


























P
A1
A2
A3
A4
B1
B2
B3
B4
S1
S2
S3
S4
S5
D1
D2
U1
U2
U3
U4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
1
2
0
0
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
1
0
3
0
0
0
0
0
0
11
0
0
0
1
1
0
0
0
0
1
1
4
0
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
1
0
0
5
0
0
0
0
0
1
0
1
0
0
1
0
1
0
0
0
1
0
1
6
0
0
0
0
0
1
1
0
0
0
1
1
0
0
0
0
1
1
0
7
0
0
0
0
0
1
1
1
0
0
1
1
1
0
0
0
1
1
1
8
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
1
0
0
0
9
0
0
0
0
1
0
0
1
0
1
0
0
1
0
0
1
0
0
1
100
0
0
0
1
0
1
0
0
1
0
1
0
0
1
0
0
0
0
11
0
0
0
0
1
0
1
1
0
1
0
1
1
0
1
0
0
0
1
12
0
0
0
0
1
1
0
0
0
1
1
0
0
0
1
0
0
1
0
13
0
0
0
0
1
1
0
1
0
1
1
0
1
0
1
0
0
1
1
14
0
0
0
0
1
1
1
0
0
1
1
1
0
0
1
0
1
0
0
15
0
0
0
0
1
1
1
1
0
1
1
1
1
0
1
0
1
0
1
16
0
0
0
1
1
1
1
1
1
0
0
00
0
1
0
1
1
0
17
0
0
1
0
1
1
1
1
1
0
0
0
1
0
1
0
1
1
1
18
0
0
1
1
1
1
1
1
1
0
0
1
0
0
1
1
0
0
0
19
0
1
0
0
1
1
1
1
1
0
0
1
1
0
1
1
0
0
1
20
0
1
0
1
1
1
1
1
1
0
1
0
0
1
0
0
0
0
0
21
0
1
1
0
1
1
1
1
1
0
1
0
1
1
0
0
0
0
1
22
0
1
1
1
1
1
1
1
1
0
1
1
0
1
0
0
0
1
0
23
1
0
00
1
1
1
1
1
0
1
1
1
1
0
0
0
1
1
24
1
0
0
1
1
1
1
1
1
1
0
0
0
1
0
0
1
0
0
25
1
0
1
0
1
1
1
1
1
1
0
0
1
1
0
0
1
0
1
26
1
0
1
1
1
1
1
1
1
1
0
1
0
1
0
0
1
1
0
27
1
1
0
0
1
1
1
1
1
1
0
1
1
1
0
0
1
1
1
28
1
1
0
1
1
1
1
1
1
1
1
0
0
1
0
1
0
0
0
29
1
1
1
0
1
1
1
1
1
1
1
0
1
10
1
0
0
1
30
1
1
1
1
1
1
1
1
1
1
1
1
0
1
1
0
0
0
0






En la tabla de verdad podemos identificar que las primeras cuatro entradas (A1, A2, A3, A4) siendo A1 el bit más significativo y A4 el menos significativo que representan el numero binario de A que a la vez se suma con las 4 siguientes entradas (B1, B2, B3, B4) siendo B1 el bit más significativo y B4 el menossignificativo que representan el numero binario en B en las siguientes 5 salidas(S1, S2, S3, S4, S5) con ellas representamos la suma binaria de A y B, las siguientes 2 casillas(D1, D2) siendo D1 el bit más significativo y D2 el menos significativo y representan las decenas en binario los números mayores a 9 y menores que 20 les sumamos un 6 binario para poder dividirlos en decenas y unidades....
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • Sumador de 8 bits
  • sumador de 8 bits
  • Sumador de 8 bits
  • Sumador-restador de 3 bits
  • sumador 4 bits
  • Sumador De 4 Bits
  • Sumador Restador De 4 Bits
  • Sumador Completo De 2 Bits

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS