memoria ROM y Arreglo PLA
MINISTERIO DEL PODER POPULAR PARA LA DEFENSA
UNIVERSIDAD NACIONAL EXPERIMENTAL DE LA FUERZA ARMADA
PROF. RAFAEL RODRÍGUEZ
CÁTEDRA-CIRCUITOS LÓGICOS
MEMORIA DE SOLO LECTURA (ROM)
ARREGLO LÓGICO PROGRAMABLE (PLA)
INTEGRANTES
CARACAS, JUNIO DE 2013
INDICE
COTENIDO
PÁG.
INTRODUCCIÓN
1MEMORIA DE SOLO LECTURA (ROM).
3
Características.
3
Funcionamiento.
5
Tipos de memoria ROM.
6
ARREGLO LÓGICO PROGRAMABLE (PLA).
8
Características.
8
Funcionamiento y estructura interna.
9
Ventajas.
10
Desventajas.
10
CONCLUSIÓN.
11
BLBLIOGRAFÍA.
12
INTRODUCCION
En 1970, Texas Instruments desarrolló un CI de máscara programable basado en la memoria asociativa desólo lectura (ROAM) de IBM. Este dispositivo, el TMS2000, era programado alterando la capa metálica durante la producción del CI. El TMS2000 tenía hasta 17 entradas y 18 salidas con 8 biestables JK como memoria. Texas Instruments acuño el término Programmable logic array para este dispositivo.
En 1973 National Semiconductor introdujo un dispositivo PLA de máscara programable (DM7575) con 14entradas y 8 salidas sin registros de memoria. Este era más popular que el de Texas Instruments, pero el coste de hacer la máscara metálica limitaba su uso. El dispositivo es significativo por ser la base de la FPGA (Field Programmable Logic Array) producido por Signetics en 1975, el 82S100.
En 1971, General Electric desarrollaba un PLD basado en la nueva tecnología PROM. Este dispositivoexperimental mejoró el ROAM de IBM permitiéndole realizar lógica multinivel. Intel acababa de introducir la PROM de puerta flotante borrable por UV por lo que los desarrolladores en General Electric incorporaron esa tecnología. El dispositivo de General Electric era el primer PLD jamás desarrollado, antecesora del EPLD de Altera en una década. General Electric obtuvo varias patentes tempranas en PLDs.
En1974, General Electric firmó un acuerdo con Monolithic Memories para desarrollar un PLD de máscara programable incorporando las innovaciones de General. El dispositivo se bautizó como Programmable Associative Logic Array (PALA, matriz lógica asociativa programable). El MMI 5760 fue terminado en 1976 y podía implementar circuitos multinivel o secuenciales de más de 100 puertas. El dispositivoestaba soportado por el entorno de desarrollo de General, donde las ecuaciones Booleanas podían ser convertidas a patrones de máscara para configurar el dispositivo. El integrado nunca se comercializó (hasta ahora debido a lo antes comentado).y de ROM esto
Antes de que se inventasen las PLDs, los chips de memoria de solo lectura (ROM) se utilizaban para crear funciones de lógica combinacionalarbitrarias con un número determinado de entradas. Considerando una ROM con m entradas, a las que se denomina líneas de dirección; y con n salidas, a las que se denomina líneas de datos. Cuando se utiliza como memoria, la ROM contiene 2^m palabras de n bits. Supongamos que las entradas no son direccionadas por una dirección de m-bits, sino por m señales lógicas independientes. Teóricamente, hay 2^mfunciones booleanas posibles de estas m señales, pero la estructura de la ROM permite solo producir n de estas funciones en los pines de salida. Por lo tanto, en este caso, la ROM se vuelve un equivalente de n circuitos lógicos separados, cada uno generando una función elegida de las m entradas.
La ventaja de utilizar una ROM de esta forma es que cualquier función concebible de las m entradas puedeser colocada por las n salidas, haciendo este el dispositivo lógico combinacional de mayor propósito general disponible. También las PROMs (ROMs programables), EPROMs (PROMs de borrado por ultravioleta) y EEPROMs (PROMs de borrado eléctrico) disponibles pueden ser programadas de esta manera con un programador PROM hardware o software. Sin embargo, existen varias desventajas:
Son bastante más...
Regístrate para leer el documento completo.