arquitectura de computadoras

Páginas: 2 (395 palabras) Publicado: 2 de febrero de 2014
PROBLEMA 1: Realizar un sumador completo de 1 bit

a) Descripción del experimento


Tabla de verdad

Tabla de karnaugh S


Tabla de karnaugh Cout



b) Esquemas del circuito,código VHDL







código del programa VHDL








c) Simulaciones y su explicación
.


PROBLEMA 2:Un demultiplexor de 2 x 4.

a) Descripción del experimento:


Nuestro circuito es un decodificador 2 a 4 con una señal de control (E=g).
A=I(ENTRADAS); S=Y(SALIDAS)








Tablade verdad
A1
A0
E
S3
S2
S1
S0
X
X
1
1
1
1
1
0
0
0
1
1
1
0
0
1
0
1
1
0
1
1
0
0
1
0
1
1
1
1
0
0
1
1
1








b) Esquemas del circuito, códigoVHDL
Código del programa VHDL
















c) Simulaciones y su explicación


PROBLEMA 3: Un decodificadorde 7 segmentos

a) Descripción del experimento:

Realizaremos un decodificador de BCD a 7 segmentos catodo común, es decir nuestras salidas se deberán activar en alto según la entrada que setenga.
Entrada en BCD : A (3 DOWNTO 0) = ABCD
Salida en 7 segmentos : SALIDA (6 DOWNTO 0) = abcdefg

Tabla de verdad


b) Esquemas del circuito, código VHDL
Código del programa VHDLc) Simulaciones y su explicación


PROBLEMA 4: ALU_1

a) Descripción del experimento:

SI:S = 00 tendremos un sumador: SI: S = 01 tendremos incremento de B :

A
B
C
S
CO
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
10
1
1
1
0
0
1
1
1
1
1
1
1
A
B
C
F
C0
1
X
0
X
1
0
1
X
1
X
0
1




Ecuaciones:...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • arquitectura de computadores
  • arquitectura de computadoras
  • Arquitectura de computadores
  • Arquitectura de computadoras
  • Arquitectura del Computador
  • Arquitectura De Computadoras
  • Arquitectura de computadoras
  • Arquitectura de computadoras

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS