circuitos secuenciales
Circuitos secuenciales:
Salida depende en cada instante de:
Valor de entradas
Estados anteriores
Estado: conjunto de variables binarias que contiene información acercadel pasado
Biestable RS
Construcción con puertas NOR
Biestable RS Síncrono
Análisis de biestable RS con puertas nor
Consideramos la situación de partida Qn=0 (estado presente) y vamos aintroducir. R=S=0 (la situación de partida está en azul). Como se puede observar se mantiene el estado 0 como cabía esperar, Qn+1=Qn luego se encuentra en estado de memoria.
Consideramos ahora lasituación de partida (estado presente) y vamos a
introducir R=0 y S=1, (la situación de partida está en azul). Como se puede observar el
estado futuro cambia a 1 como cabía esperar según la tabla, ,una vez que se
estabiliza la realimentación de las salidas.
La ? que aparece en la tabla de verdad corresponde a una situación NO PERMITIDA en la que se genera un conflicto de indeterminación que sesolucionará con el biestable JK haciendo que cuando las entradas están en alta el circuito cambie de estado.
Si analizo la solución del Biestable RS con puertas NAND llegaré a la conclusión que sediferencia del anteriormente analizado porque es activo sus entradas a nivel bajo (ceros lógicos).
Biestable JK
Biestable síncrono por flanco
Entradas asíncronas: Preset y Clear
J = Ss
K=RsResuelve indeterminación
Biestable D
La salida sigue a la entrada (la mantiene durante un pulso de reloj)
Biestable T
La salida cambia con los flancos activos de la señal de reloj
LA ÚNICA ENTRADAES LA SEÑAL DE RELOJ
Biestable LATCH
Salida sigue a la entrada mientras reloj esté activo
Equivalente a biestable D activo por nivel
Comunicaciones digitales: serie y paraleloComunicaciones paralelo
Se transmiten N bits por unidad de tiempo
Es necesario N líneas por bits
Válido para distancias cortas
Alta velocidad de transmisión (bit/seg)
Emisor y receptor deben estar...
Regístrate para leer el documento completo.