Introducción a los lenguajes VHDL
FACULTAD DE INGENIERÍA Y ARQUITECTURA
ESCUELA DE INGENIERÍA ELECTRICA
SISTEMAS DIGITALES I
CICLO I 2013
“Introducción a los lenguajes HDL”.
Instructor: Ing. Salvador German.
Grupo Discusión: 01.
Integrantes.
Nombre.
Iris Yamileth García.
José Luis Rivera Hernández.
Carnet
GG06011
RH07022
Ciudad Universitaria, 5 de abril de 2013.
ÍNDICE.Objetivos. .......................................................................................................................................................................... 1
Objetivo General..................................................................................................................................................... 1
ObjetivosEspecíficos............................................................................................................................................ 1
Introducción.................................................................................................................................................................... 2
Marco Teórico................................................................................................................................................................ 3
Lenguajes HDL. ....................................................................................................................................................... 3
Ventajas de los lenguajes HDL’s. ................................................................................................................ 4
LenguajeAHDL. ...................................................................................................................................................... 5
Lenguaje VHDL. ...................................................................................................................................................... 5
Ventajas del lenguaje VHDL......................................................................................................................... 6
Compuertas lógicas básicas. .............................................................................................................................. 7
Compuerta AND. ...............................................................................................................................................7
Compuerta OR.................................................................................................................................................... 7
Compuerta NOT. ............................................................................................................................................... 8
Compuerta EXOR.............................................................................................................................................. 9
Compuerta EXNOR. .......................................................................................................................................... 9
Max + Plus II Baseline.............................................................................................................................................. 10
Obtención del software de simulación VHDL. ........................................................................................ 10
Requisitos mínimos para la instalación de Max + Plus II Baseline. .......................................... 10
Dirección de descarga....................................................................................................................................... 10
Pasos para la instalación. ................................................................................................................................ 10
Desarrollo de los circuitos y gráficos obtenidos. .......................................................................................... 16
Descripción de los pasos seguidos para la solución....
Regístrate para leer el documento completo.