Practica ff rs
DEL EJÉRCITO
EXTENSIÓN LATACUNGA
CARRERA DE INGENIERÍA ELÉCTRONICA
PRACTICA # 7 DE CIRCUITO DIGITALES
Nivel:
Fecha
Paralelo:
Nombre:
A.
TEMA.
DISEÑO CONCOMPUERTAS DEL FLIP FLOP SR, APLICACIÓN DEL INTEGRADO
555.
B.
OBJETIVOS.
Comprender el funcionamiento del flip flop SR usando compuertas lógicas para
tener saber cuál es sucomportamiento y función.
Aplicar todos los conocimientos adquiridos sobre el integrado 555 como
monoestable y aestable para comprobar si la teoría es correcta y si el diseño
empleado es el correcto.C.
MATERIALES Y EQUIPOS.
2 Pilas de 9 Voltios.
Regulador de voltaje 7805.
Resistencias de 220Ω (Rojo Rojo Café).
Cuatro led emisores de luz para la entrada
Pulsadores.
CompuertasNOR(74LS02)
Compuertas NAND(74LS00)
Circuito Integrado 555
Cables.
Protoboard.
D.
MARCO TEORICO.
Flip-Flop RS Asincrónico
El Flip-Flop RS equivalente en compuertas o latch decompuerta NOR es como el
que se indica a continuación en la Figura 1(a) y la correspondiente tabla de
funciones se indica en la Figura 1 (b):
Figura 1 (a)
Figura 1 (b)
Figura 1 (a):Equivalente FF RS con compuertas NOR
Figura 1 (b): Tabla de funciones de FF RS
Los resultados de la tabla de funciones se sintetizan de la siguiente manera:
1. SET = RESET = 0. Éste es el estado normal dereposo para el latch NOR y no
tiene efecto sobre el estado de la salida. Q y Q* permanecerán en el estado
que tenían antes de que se produjera esta condición de entrada.
2. SET = 1, RESET = 0.Ésta condición siempre establecerá Q=1, en donde
permanecerá aún después de que SET regrese a 0.
3. SET = 0, RESET = 1. Ésta condición siempre borrará Q = 0, en donde
permanecerá aún después de queRESET regrese a 0.
4. SET = 1, RESET = 1. Ésta condición trata de establecer y restablecer el latch
al mismo tiempo, produce Q = Q* = 0. Si las entradas se regresan a 0 en forma
simultánea, el...
Regístrate para leer el documento completo.