Practica multiplicador de 2 bits

Páginas: 2 (499 palabras) Publicado: 31 de agosto de 2010
REPORTE DE LA PRÁCTICA #1:
MULTIPLICACIÓN DE DOS NÚMEROS DE 2 BITS
(Compuertas Lógicas)
Objetivo: Que el alumno pueda realizar circuitos combinacionales para una aplicación, realizar la reducciónde las funciones booleanas sea capaz de implementar el circuito utilizando dispositivos LSI y MSI.

Pasos de diseño aplicados a la Resolución del Problema:
Este circuito cumple conproporcionarnos el resultado de la multiplicación de 2 palabras de dos bits. Estas palabras son las siguientes: A=A1A0 y B=B1B0.
Para resolver el problema de su multiplicación tenemos que procederemos a realizarla tabla de verdad y de ella se obtendrán las expresiones lógicas por medio de la inspección y la utilización de Mapas de Karnuagh.
En la tabla se tiene a las palabras A Y B, donde A1A0 y B1BO sonlos bits de las palabras que se multiplican, por lo tanto el producto es un número de de hasta cuatro bits, el cual está representado por C=C3C2C1C0.
Con las entradas se obtiene la siguiente tabla deverdad.
| | | | | | | | |
|A1 |A0 |B1 |B0|C3 |C2 |C1 |C0 |
|0 |0 |0 |0 |0 |0 |0 | 0|
|0 |0 |1 |0 |0 |0 |0 | 0 |
|0 |1 |0 |0|0 |0 |0 | 0 |
|0 |1 |1 |0 |0 |0 |1 | 0 ||1 |0 |0 |0 |0 |0 |0 | 0 |
|1 |0 |1 |0 |0...
Leer documento completo

Regístrate para leer el documento completo.

Estos documentos también te pueden resultar útiles

  • Multiplicador De 2 Bits
  • Multiplicador de 2 bits
  • Multiplicador 4 bits VHDL
  • Multiplicador N Bits
  • Multiplicador Binario De 4 Bits
  • Practica Sumador De 4 Bits
  • Práctica Sumador De 6 Bits
  • Contador De 2 Bits

Conviértase en miembro formal de Buenas Tareas

INSCRÍBETE - ES GRATIS