Compuertas logicas

Solo disponible en BuenasTareas
  • Páginas : 2 (336 palabras )
  • Descarga(s) : 0
  • Publicado : 28 de agosto de 2012
Leer documento completo
Vista previa del texto
asPP

PRACTICA No. 5
LATCH S – R (SET - RESET)
COMPETENCIAS A DESARROLLAR: DisciplinarCE4 y profesional 2
OBJETIVO: El alumno comprobará el funcionamiento de un latch s-r construido a partir de compuertas lógicas

MATERIAL Y EQUIPO:
1 C.I. 7400 | 2 Resistencias de 220 Ω |
1 C.I.7402 | 2 Resistencias de 1 KΩ |
2 Diodo led | 1 Fuente |
1 Protoboard | Cable telefonico | |

DESARROLLO:
1. Arme el circuito que se muestra, compruebe el funcionamiento del latch ycomplete la tabla que se muestra.
| S | R | Y |
0 | 0 | |
0 | 1 | |
0 | 0 | |
1 | 0 | |
0 | 0 | |
|
3. Conclusiones
IMPORTANTE: Antes de conectar el circuito integrado a la fuentedebe medir con el multimetro qe tenga un voltaje de 5V, no suba el voltaje de la fuente porque dañara el equipo.


PRACTICA No. 6TEMPORIZADOR CON CI 555
COMPETENCIAS A DESARROLLAR: Disciplinar CE4 y profesional 2
OBJETIVO: El alumno construirá un dispositivo para generar una señal de reloj a partir delcircuito integrado 555

MATERIAL Y EQUIPO:
1 C.I. 555 | 1 Resistencia de 220 Ω |
1 Resistencia de 68 KΩ | 1 Resistencias de 10 KΩ |
1 Diodo led | 1 Resistencia de 680 KΩ |
1 capacitorelectrolítico 10F (10 microfaradios) | Cable telefónico | |
DESARROLLO:
1. Arme el circuito que se muestra: R1 = 10 KΩ, R2 = 68 KΩ, C1 = 10F. A la salida del circuito en el pin 3 se conecta la resistenciade 220 Ω y el led para observar los pulsos.

| El periodo de la señal esta definido por la siguiente ecuación:T=0.7R1+2R2C1Por lo tanto si modificamos los valores de las resistencias 1 y 2,podremos modificar el tiempo de nuestra señal de reloj. |
2. En el circuito de la figura anterior reemplace la resistencia de 68 KΩ por la de 680 KΩ. ¿Qué ocurre con los pulsos de salida?
IMPORTANTE:...
tracking img