Contador de rizo

Solo disponible en BuenasTareas
  • Páginas : 2 (488 palabras )
  • Descarga(s) : 0
  • Publicado : 15 de marzo de 2011
Leer documento completo
Vista previa del texto
TAREA DE DIGITALES

CONTADORES

Edgar Fernando Monroy Alvarez., 20061005047

Ing. Roberto Ferro.

Digitales I

Universidad Distrital Francisco José de Caldas

29 de Noviembre de 2007Diseñe un contador de rizo que genere el código 84-2-1.

Tabla 1. Código 84-2-1

|A |B |C |D |
|0 |0 |0 |0 |
|0 |1 |1 |1 |
|0 |1 |1 |0 |
|0 |1 |0 |1 ||0 |1 |0 |0 |
|1 |0 |1 |1 |
|1 |0 |1 |0 |
|1 |0 |0 |1 |
|1 |0 |0 |0 |
|1 |1 |1 |1 |

Según la tabla podemos observar que al igual que elcódigo binario, las cifras más significativas cambian cuando se completa un ciclo de reloj en las cifras menos significativas inmediatamente anteriores. Agregando inicialmente un reloj al flipflop 1,simplemente debemos observar en qué tipo de flanco se deben activar los flipflops posteriores para que se cumpla la función requerida.

Para el reinicio del conteo se utilizarán dosmultiplexores de 4x1, los cuales verificarán el punto de finalización del código mediante las salidas obtenidas.

Gráfico 1. Diagrama del circuito

[pic]

Para la simulación se utilizará elprograma ORCAD Pspice, el cual dispone de la librería TTL 74ls donde se encuentra el circuito integrado 74ls73 el cual contiene 2 flipflops tipo jk con clock y clear negados, y el 74ls153 que son 2multiplexores con selectores comunes.

Gráfico 2. Montaje para simulación.

[pic]

Gráfico 3. Simulación.

ANALISIS:

En el resultado de la simulación podemos observar el comportamiento delcircuito diseñado, en la primera señal observamos la entrada del reloj que posee un período de 1us; como la entrada de reloj de los flipflops es negada se utilizará el flanco de bajada de la señal,tal como se muestra en la segunda señal correspondiente al flipflop 1.

Observamos un ligero retardo en la respuesta del flipflop, el cual es de 15ps con respecto al flanco de bajada. La señal 3...
tracking img