Diseño de Amplificadores FET
DISEÑO AMPLIFICADOR FUENTE COMÚN
1. Seleccione ID en la mitad de IDSS (mínimo según hoja deespecificaciones) y halle VGS. (VP es conocido)
2. Halle el valor de gm
3. A partir de la ganancia deseada halle el valor de RD (RL es conocida)4. Halle RS para que la corriente de saturación del circuito sea igual a la IDSS (min)
5. Halle VR1 = VGS + IDQRS.
6. Suponga una RG grande yhalle R2 y R1 para cumplir VR1 (un divisor de voltaje)
DISEÑO AMPLIFICADOR COMPUERTA COMÚN
1. Seleccione ID en la mitad de IDSS(mínimo según hoja de especificaciones) y halle VGS. (VP es conocido)
2. Halle el valor de gm
3. A partir de la ganancia deseada halle el valor deRD (RL es conocida)
4. Halle RS para que la corriente de saturación del circuito sea igual a la IDSS (min)
5. Halle VR1 = VGS + IDQRS.
6.Suponga una RG grande y halle R2 y R1 para cumplir VR1 (un divisor de voltaje)
DISEÑO AMPLIFICADOR DRENAJE COMÚN
1. Seleccione IDen la mitad de IDSS (mínimo según hoja de especificaciones) y halle VGS. (VP es conocido).
2. Halle el valor de gm
3. A partir de lapotencia máxima que se desee entregar a la carga obtenga el valor de RS (RL es conocida)
4. Halle VDD para que la corriente de saturación del circuitosea igual a la IDSS (min)
5. Halle VR1 = VGS + IDQRS.
6. Suponga una RG grande y halle R2 y R1 para cumplir VR1 (un divisor de voltaje)
Regístrate para leer el documento completo.