Alu sencilla
I0-I7= Entradas de datos del multiplexor.
S1-S2= Entradas de selección.
E= Habilitador.
Z= Salida del multiplexor.
Z = Salida complementada.Tabla de verdad de las entradas de selección del multiplexor
S23 | S12 | S01 | Entrada de datos |
0 | 0 | 0 | I0 |
0 | 0 | 1 | I1 |
0 | 1 | 0 | I2 |
0 | 1 | 1 | I3 |
1 | 0 | 0 | I4 |1 | 0 | 1 | I5 |
1 | 1 | 0 | I6 |
1 | 1 | 1 | I7 |
De acuerdo a la combinación en sus entradas de selección se activan las entradas de datos.
Tabla de la verdad del subcircuito sumadorEntradas | Salidas |
Cin | A | B | F | Cout |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 1 | 0 |
0 | 1 | 0 | 1 | 0 |
0 | 1 | 1 | 0 | 1 |
1 | 0 | 0 | 1 | 0 |
1 | 0 | 1 | 1 | 1 |
1 | 1 | 0 | 0 |1 |
1 | 1 | 1 | 1 | 1 |
Diagrama de conexión decodificador
Tabla de la verdad
E1 | E2 | E3 | A | B | C | Y0 | Y1 | Y2 | Y3 | Y4 | Y5| Y6 | Y7 |
1 | x | x | x | x | x | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
x | 1 | x | x | x | x | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
x | x | 0 | x | x | x | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
0 | 0 | 1 |0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
0 | 0 | 1 | 1 | 0 | 0 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 1 |
0 | 0 | 1 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 1 | 1 | 1 |
0 | 0 | 1 | 1 | 1 | 0 | 1 | 1 | 1 | 0| 1 | 1 | 1 | 1 |
0 | 0 | 1 | 0 | 0 | 1 | 1 | 1 | 0 | 1 | 0 | 1 | 1 | 1 |
0 | 0 | 1 | 1 | 0 | 1 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
0 | 0 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 1 |
0 | 0| 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
Tabla de conversión exceso 3 a BCD
Exceso 3 | BCD | Salida decodificador | Expresión |
N° | A | B | C | D | W | X |Y | Z | |
0 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | S0 | A ̅B ̅CD |
1 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 1 | S1 | ABCD |
2 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | S2 | ABCD...
Regístrate para leer el documento completo.