Flip-flop bienestable

Solo disponible en BuenasTareas
  • Páginas : 7 (1626 palabras )
  • Descarga(s) : 0
  • Publicado : 11 de febrero de 2012
Leer documento completo
Vista previa del texto
FLIP-FLOP (BIESTABLE)
Los Flip-Flop o Biestable, como también se le conoce, son circuitos secuénciales constituidos por puertas lógicas capaces de almacenar un bit, que es la información binaria más elemental.
Existe una gran variedad de biestables, los cuales se clasifican en:
Asíncronos: R-S ; J-K ; T
Síncronos: Activados por Nivel: R-S ; J-K ; D
Activados por Flanco: Edgetriggered yMaster-Slave (maestro-esclavo) R-S; D ; J-K ; T .( en este caso solo veremos el Master-Slave)
Biestable Asíncronos R-S
En la figura uno de los anexos, se muestra simbólicamente el circuito R-S. Posee dos entradas denominadas Reset (R) y Set (S) y dos salidas, Q1 y Q2. Este dispositivo se puede construir mediante dos puertas NOR o dos puertas NAND, como se puede apreciar en las figuras 2 y 3.
En latabla 1 se representa la tabla de la verdad válida para los dos casos. Qn es el valor de la salida Q1 en el estado anterior. Qn + 1 es el valor de la salida en el estado presente. Observando la tabla de la verdad podemos comprobar que cuando el valor de las entradas R y S valen cero(0), la salida mantiene el valor anterior (Qn+1=Qn).
Al aplicar un 1 logico a la entrada S, la salida Qn + 1 sepondrá a 1, independientemente del valor que tuviera con anterioridad. Con valor 1, en la entrada R la salida sera cero (0), con independencia del valor anterior. Cuando las dos entradas valgan 1, la salida Qn+1 será cero(0) en el circuito de la figura 2 de puertas NOR , por el contrario será 1 en la figura 3 construido por puertas NAND. Cuando las dos entradas valgan 1, las salidas Qn+1 sera cero(0) en la figura #2 formados por puertas nor, por el contrario será 1 en el de la figura #3 construido con puertas NAND. Las salidas Q1 y Q2 son complementarias en todos los casos, excepto cuando el valor es 1 en las dos entradas simultáneamente. El circuito de puertas NOR se denomina de borrado prioritario, mientras que el formato por puertas NAND se llama de inscripción prioritaria. Analizando latabla de la verdad (tabla #1), es fácilmente comprobable la capacidad de almacenamiento de estos circuitos. Un 1 aplicado en la entrada S es transmitido a la salida Q, y en ella se mantendrá aunque el valor de S pase a cero (0). La forma de borrar información almacenada en Q es aplicar un 1 en la entrada R.
Biestable Asíncrono J-K
El biestable asíncrono J-K es como el R-S, al cual se le haeliminado el defecto de funcionamiento cuando las dos entradas valen 1. En este caso Q1 y Q2 siempre son complementarias.
En la figura #4 de los anexos aparece la representación simbólica de este biestable y su tabla de la verdad (tabla #2).
Biestable Asíncrono T
Posee una sola entrada y dos salidas complementarias. Como ya se ha indicado, no se fabrica como tal, pero se construye fácilmente apartir de un biestable J-K, como se puede comprobar en la figura #5 uniendo sus dos entradas.
En la tabla de la verdad # 3, se puede deducir de la correspondiente al J-K observando las líneas donde los valores de las entradas son iguales (J=K=0 y J=K=1). Este biestable divide entre dos la frecuencia de la señal aplicada a su entrada T, como se puede apreciar en el diagrama de tiempos de la figura #6.Biestables Síncronos Activados Por Nivel
Es esta una de las dos modalidades del sincronismo utilizadas para activar los biestables, es decir, para que la información presente en las entradas produzca efectos a la salida. Para que esto ocurra, en este tipo de biestable, es necesario que la señal de reloj se encuentre a nivel alto. Los cambios que se produzcan en las entradas de información,mientras dicha señal permanezca en este estado, se reflejaran en la salida. De los tres casos que vamos a exponer solamente el de tipo D se encuentra disponible en catalogo.
Biestable Sincrono R-S Activado Por Nivel
La forma más elemental de construir un circuito R-S sincrono consiste en colocar dos puertas AND a la entrada de un R-S Asincrono, tal como se indica en la figura #7. Mientras la señal...
tracking img