Flip flop
CIRCUITOS SECUENCIALES: ANALISIS Y DISEÑO DE CIRCUITOS CONTADORES • Contadores y Divisores de frecuencia Asíncronos • Contadores y Divisores de frecuencia Sincronos
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
1
Diagrama de bloques de un contador y un divisor de frecuenciaEntrada de impulsos
Contador
Salida 1 Salida 2 Salida n
n Salidas
Entrada de impulsos
Divisor de frecuencia
Salida
Un flanco de bajada por cada n flancos de entrada
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores 2
Lógica Digital y Microprogramable. Autor: Fernando Remiro Domínguez
1
Capítulo 6: Circuitos Secuenciales:Análisis y Diseño deCircuitos Contadores
Circuito contador binario de módulo 16
"1" Q0 Q1 Q2 Q3
2 4 1 16
IC1A Q 15
9 6
7
IC1B Q 11
4 1
2
IC2A Q 15
9 6
7
IC2B Q 11
J
PR
J
PR
J
PR
J
PR
CLK K CL
3
CLK K CL
8
CLK K CL
3
CLK K CL
8
Q
14
12
Q
10
16
Q
14
12
Q
10
Entrada de impulsos
7476
7476
7476
7476
SR1 "1" 10 k
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
3
Cronograma de funcionamiento del contador binario de módulo 16
CLK Q0 Q1 Q2 Q3 t t t t t
0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 0000
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
4
Lógica Digital yMicroprogramable. Autor: Fernando Remiro Domínguez
2
Capítulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
Retardo de propagación al pasar del estado 1111 al 0000
T CLK Q0 Q1 Q2 Q3 t t t t t tpb tpb tpb tpb
5
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
Cronograma de funcionamiento con tiempos de retardo
CLK QA QB QC QD
0000 0001 00100011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 0000
t t t t t
Estados no deseados
0000
0010
0000
0110 0100 0000
1000
1010
1000
1100
1110 1100 1000
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
6
Lógica Digital y Microprogramable. Autor: Fernando Remiro Domínguez
3
Capítulo 6: CircuitosSecuenciales:Análisis y Diseño de Circuitos Contadores
Contador binario descendente de módulo 16
"1" Q0 R1 10 k) Q1 Q2 Q3
S
IC1A J PR Q J PR
IC1B Q J PR
IC2A Q J PR
IC2B Q
CLK K Entrada de impulsos CL Q 7476
CLK K CL Q 7476
CLK K CL
3
CLK Q 7476 K CL
8
Q 7476
"1"
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
7
Cronograma defuncionamiento del contador binario descendente de módulo 16
CLK Q0 Q1 Q2 Q3 t t t t t
1111 1110 1101 1100 1011 1010 1001 1000 0111 0110 0101 0100 0011 0010 0001 0000 1111
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
8
Lógica Digital y Microprogramable. Autor: Fernando Remiro Domínguez
4
Capítulo 6: Circuitos Secuenciales:Análisis y Diseño de CircuitosContadores
Contador Up-Down de modulo 8
"1"
Q0
Q1
Q2
J
PR
Q
J
PR
Q
J
PR
Q
CLK K Entrada de impulsos CL Q
CLK K CL Q
CLK K CL Q 7476
UP/DOWN
S
R1 Vcc 10 k
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
9
Contador Up-Down de modulo 8 mejorado
"1"
Q0
"1"
Q1
"1"
Q2
J
PR
Q
JPR
Q
J
PR
Q
CLK K Entrada de impulsos CL Q
CLK K CL
8
CLK Q K CL Q
UP/DOWN
S
R1 Vcc
Capitulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
10
Lógica Digital y Microprogramable. Autor: Fernando Remiro Domínguez
5
Capítulo 6: Circuitos Secuenciales:Análisis y Diseño de Circuitos Contadores
Contador BCD asíncrono
"1" Q0 Q1 Q2...
Regístrate para leer el documento completo.