PROCESADOR i40041PDF
DE LOS LLANOS OCCIDENTALES
“EZEQUIEL ZAMORA”
VICE-RECTORADO DE PLANIFICACIÓN Y DESARROLLO SOCIAL
PROGRAMA INGENIERÍA, ARQUITECTURA Y TECNOLOGÍA
SUBPROGRAMAINFORMÁTICA
Alumnos:
-Christian Tovar
C.I: 16.746.320
-Eride Rivas
C.I:20.600.935
Sección: ES02N
Profesora:
ING. Darjeling Silva
Barinas, noviembre de 2014
El 4004 fue diseñado e implementado por FedericoFaggin, entre
1970 y 1971. En cuanto ingresó a trabajar en Intel, Faggin creó una
nueva metodología de “random logic design” con Silicon Gate, que
no existía previamente, la cual se utilizó paraencajar el
microprocesador en un único chip. Esta metodología fue usada en
todos los primeros diseños de microprocesadores Intel.
Microprocesador de 4 bits
Contiene 2.300 transistores
EncapsuladoCERDIP de 16 pines
Máxima velocidad del reloj740 KHz
Usa Arquitectura Harvard, es decir, almacenamiento separado de programas y
datos. Contrario a la mayoría de los diseños con arquitectura deHarvard, que
utilizan buses separados, el 4004, con su necesidad de mantener baja la
cuenta de pines, usaba un bus de 4 bits multiplexado para transferir:
• 12 bits de direcciones (direccionando hasta 4KB)
• Instrucciones de 8 bits de ancho, que no deben ser colocadas en la
misma memoria de datos de 4 bits de ancho.
•4001: ROM de 256 bytes (256 instrucciones de programa de 8bits), y
un puertoincorporado de I/O de 4 bits
•4002: RAM de 40 bytes (80 palabras de datos de 4 bits), y un puerto de salida
incorporado de 4 bits. La porción de RAM del chip está organizada en cuatro
"registros" deveinte palabras de 4 bits:
16 palabras de datos (usadas para los dígitos significativos en el diseño
original de la calculadora)
4 palabras de estado (usadas para los dígitos de exponente en el diseñooriginal de la calculadora)
•4003: shift register (registro de desplazamiento) de salida paralela de 10
bits para explorar teclados, pantallas, impresoras, etc.
•4008: latch de 8 bits de...
Regístrate para leer el documento completo.